Jun 5, 2010 #2 G Guest Guest こんにちは、 インターコネクトの遅延:発生すると容量はそれは以上のため、削減しないワイヤを接続縮小技術。また、渋滞が高くなることがあります。 そのトークから離れてincreseことも。
Jun 5, 2010 #6 J joe2moon Guest プロセス技術:.18ええと- > 0.13ええと- > 90nmプロセス- > 65nmプロセス 、linuxluo上記の課題のようにすぐ上に 1)漏洩電力、 2)のSI(クロストーク)、および 3)収量 身体的な/実装関連。 RTLのコーディングは一緒に行うには多くの必要はありません。 -------------------------------------------------- -------------------------------- しかし、電圧の上層(複数の電源)の設計、 Verilogのモジュールの適切な階層のツールの実装に役立つかもしれないこと。 -------------------------------------------------- --------------------------------
プロセス技術:.18ええと- > 0.13ええと- > 90nmプロセス- > 65nmプロセス 、linuxluo上記の課題のようにすぐ上に 1)漏洩電力、 2)のSI(クロストーク)、および 3)収量 身体的な/実装関連。 RTLのコーディングは一緒に行うには多くの必要はありません。 -------------------------------------------------- -------------------------------- しかし、電圧の上層(複数の電源)の設計、 Verilogのモジュールの適切な階層のツールの実装に役立つかもしれないこと。 -------------------------------------------------- --------------------------------
Jun 5, 2010 #8 G gafsos Guest 、こんにちは 漏れがモスの長さuを増やすuは減少します。ので、130nmプロセスから65nmプロセス。いくつかのconsidreationは、アカウントにする必要があります。 『THX
Jun 5, 2010 #9 A aravind Guest ジョティはcdnusers.org読む 移行65nmの記事に130へ 非常に良い議論の上にまた。 も参照カナダドル会議論文ダウンロード是枝のアップロードに/本アップロードする?
Jun 5, 2010 #10 G Guest Guest の意見では私、SIは挑戦しているのその1。 代わりに、次の、ドライブは、OPC、およびクロックツリーは、multivalotageが大きすぎる課題です。コード:
Jun 5, 2010 #11 P pandit_vlsi Guest 技術としてミクロンに我々が移動すると、IRドロップの理由ですキーissye次のbcz ... の入力データスライスを影響によるジッタimapct 1.irツリークロックドロップ行為 それはデータパス2.inはtimingfailuresによって影響 エレクトロマイグレーションによる3.andはの生活に影響する自分自身をICです。
技術としてミクロンに我々が移動すると、IRドロップの理由ですキーissye次のbcz ... の入力データスライスを影響によるジッタimapct 1.irツリークロックドロップ行為 それはデータパス2.inはtimingfailuresによって影響 エレクトロマイグレーションによる3.andはの生活に影響する自分自身をICです。
Jun 5, 2010 #14 R research235 Guest こんにちはJitender、 それらをした場合チェチくださいIEEEにアクセスすることがuは、Uは..ドキュメントをします取得する多くの他のGoogleでデザインして検索するような低デジタル電源 ようこそ電源へロー! スレッシュ
こんにちはJitender、 それらをした場合チェチくださいIEEEにアクセスすることがuは、Uは..ドキュメントをします取得する多くの他のGoogleでデザインして検索するような低デジタル電源 ようこそ電源へロー! スレッシュ
Jun 5, 2010 #15 A anishrai Guest i dontは考えている多くのが、703114願って、この#PDFファイルに役立ちます米を... http://www.edaboard.com/viewtopic.php?p=703114