非同期デザインの未来

C

cafukarfoo

Guest
こんにちは、

現今では、すべての会社のデザインを同期と言えます。

デザインをしない非同期実行の会社では、発生するすべての知っている?

デザインをするなら、非同期のキャリアはありますかyuorのを助けること?

 
非同期デザインは、デザインの同期よりもfaater。
しかし、そこにない製品が市販さを使用非同期設計..

 
またARMははARM 996非同期です...

非同期設計は悪夢のビットです....... STAは本当にそれを行うの場合にのみ必要な場合にそれを、PNRは数ヶ月を過ごすために、あなたは準備

 
としてSilistix隊の一部は、

フォームMachester大学と握手NXPの練習を行う非同期。共同でdeveloppedクロックレスアームarm966hsをそして、もっとして、腕とハンドシェイクが。あなたはデータシートをダウンロードできます。

 
限り私は、デザインを知っ背後にある非同期の概念を、してもトリガトリガ別のイベントロジックウシ初乳は、1つのイベントが........
優位性とデザイン非同期の美しさの木であることクロックなし低消費電力と最速のスピードのために、特定のテクノロジーノードを達成することができます。
のようなThinkieだけだ"非同期設計は少しnighmare ...'EDAツールの適切なのために不足それを処理する。
しかし、私は未来を考えることは有望だ非常に。コンピューティングについて考え、大規模並列コンピューティングアプリケーションのような神経のアプリケーションまたは一部、非同期設計要件を電源必要がありますが低最善の方法を達成パフォーマンスと。

 
こんにちは、

非同期のデザインが良いですが、その必ずしも速い。これは、回路を非同期に依存に基づいて時間や、ミュラー回路使用方法の生成非同期回路のような遅延を区別しない回路、ハフマン回路。それぞれの短所を持って、それぞれ長所と。またコントローラであり、回路非同期も研究行わのパイプライン。しかし、モデルでは、また、遷移4相が他の2つのグループには、次のいずれか2相と。

だから内のすべての非同期グループは、方法論を固定したことだ、それによると私にとっては、ネガの主要な1つですが、間違いなく場合次にうちのブロック最高のあなたを得ることの利点を与える優れたパフォーマンスと電力。

前述のように指摘、EDAツールの採用が主なボトルネックの1つのasyncs初期が、他の多くのツールは次のようATACS、石化、3次元、および価値を自分の証明。私は感じて非同期将来のためにそこにあるデザインと一歩を採択されることは、手順は、すぐに習慣いかなるデザイン非同期に移動同期ツールが抜本的にドルを費やしほどの大きさの変化一晩してもの大企業

<img src=¥"http://www.edaboard.com/images/smiles/icon_biggrin.gif¥" alt=¥"非常にハッピー¥" border=¥"0¥" />



Vikas
大学院学生
ユタ大学

 

Welcome to EDABoard.com

Sponsor

Back
Top