問題をピンのCPLD

G

Guest

Guest
こんにちは、

私は)少しCPLDのボード(xc9536設計、今は大丈夫ですすべてが場合するを確認します。だから私はピンを切り替えるしようとするようになりました。それが問題であった始めた。私は、VHDLを使用してザイリンクスというエラーメッセージ7.1iの/とピンを割り当てるしたいVccioまたはGND、このような

LED0 <= '0';
LED1の<= '1';

しかし、両方のピンレベルが高い。私は、入力ピンを別の使用してこれを行う:

LED0 <は=ボタン;
LED1の<=はボタン。

1ピン/電圧がでLED0正しいです。

経験あり、同じ人が作った?

反乱に関して

 
大丈夫、問題は解決されました。

未使用ではというエラーメッセージオプション"を作成するプログラマブルGND上のピンのI / O"が有効になっていた。正常に動作した後、すべてが無効になります。

について
反乱

 
もしあなたの代わりに値を引用符で使用できますか?

LED0 <= '0';
LED1の<= '1';

'0'は、値のASCII等価に'0'(0x30をまたは00110000)'1'(0x31または00110001)。

これは(と撮影おそらく動作だけのためであるLSBは以来、LED0とLED1のは少し1 -)。ベター使用

LED0 <= 1'b0;
LED1の<= 1'b1;

 
LED0のタイプですトライステートの。
私はいつもと'のトライステート使用= <0、それに問題があったことはありません。

Verilogのはあなたのためのコードは?VHDLで私は動作しません。

 
知ってどのようにuは、led0高/ 1。両方の?

コードをウルシミュレートしたuが、それは高いに表¥示されますかまたはuボード上のチェックを?

 
反乱は、書き込み:

LED0はトライステートタイプです。

私はいつも'トライステートと<= '0'を使用して、それに問題がなかった。

あなたのコードのverilogのですか?
私のVHDLでは動作しません。
 

Welcome to EDABoard.com

Sponsor

Back
Top