ポイントの差動アンプの動作

D

design_oriented

Guest
こんにちはみんな、

私は幽霊ケイデンスのオペアンプの差動のCMOSの操作を確認領域をの午前しよう。私は領域を確認できます0,1,2,3として、私はデザイントランジスタ内のすべてのための動作点を直流になるアンプ差動入力のために適用する問題をいくつかの午前有する。

私の構¥成は、差動が完全に下の画像に折り返しカスコードを差動PMOSとに示すように入力トランジスタのNMOS。

ポイントを動作するために取得するのDC、1Vのか、私は別のとNMOS 1 Vと接続する1つの反転端子のPMOS?

動作領域のDCを参照する任意の仕方でしようとして理解するアンプを差動する方法をバイアス評価は大きく。

ありがとう。
申¥し訳ありませんが、添付ファイルを、この必要があります表¥示するにはログインしての

 
示さjpgはリズムが含まれていない"地域"注釈は図の属性。

でしたが供給右側の1つ。

 
フィードバックのおかげです。

添付シミュレーションを2つの交流の写真を示すDCおよび。

直流シミュレーションは浮動保持入力負ているされて終わってからのDC電圧源のNMOS入力V0とV4は適用されるためにPMOS差動および。
V0が直流1Vの直流が流さから0 - 1Vで一定に保たれるとV4。

このでは、私はM0を取得しないと、M12とM6の飽和します。私はPMOSの試み演奏Wとそれが飽和する領域を変更していない。

シミュレーションは、この権利のDC実行アプローチは?

私はフローティング入力はPMOSのことが行わ同じ(NMOSの入力用の入力を正のDC)。

また、添付MHzの10mVpp 20の入力正弦波のシミュレーションのACです。私はトランジスタワット/ Lを持っている示した。

任意のアイデア方法を私は飽和トランジスタを入手できますか?

助けをありがとう。
申¥し訳ありませんが、添付ファイルを、この必要があります表¥示するにはログインしての

 
したがって、掃引のDCしている実行しているが、電圧をしていることを意味するのだが、本当に掃除やって何かをしどれだけチェック値を注釈トランジスタを使用"領域を"。設定以来、ループ開いてはいるのシミュレーションでは、何があるへのいずれか、あなたのDCスイープの結果によってまたは実行クローズドループのシムを、電位固定入力DC使用して操作飽和点を見つけるとDCを使用して入力オフセット電源で電圧ように注釈が権利を取得する値は、。

diemilio

 
diemilio、感謝に対する応答。

私は、DCを試して削除されます掃引を適用するだけ。シミュレーション入力用の両方。

だから、私はモードループクローズドチェックして、入力の必要が肯定的な地面と私は接続の出力を負入力し、シミュレーションを実行するのDC?

 
て誤って接続してGNDにタップをn -ものpFETをはM21&M20用。それはGNDだからこそ、高電流が(> 3mAの&)を介してM7のにM10のですM21の順方向バイアスソ¥ースへのバルクダイオードによって短絡&M20用。

シミュレーションでは、通常の操作と、両方の入力がVDDに必要バイアス直流する/ 2。

 
フィードバックのおかげです。接続で正しいのPMOSを除き、M0のトランジスタのすべてとM3は飽和している。M0とM3は地域線形であるインチ

私は飽和してもらう試み変更のWは得ることができない私がの。飽和しないで私は彼らが必要ですか?

助けをありがとう。

 
design_oriented書き込み:

私はWがのが、私は飽和でそれらを得ることができない変化を試みた。
私は彼らが飽和状態に必要ですか?
 
[OK]を感謝します。私が働いて変更が、それは。

私が知っている私が設定利得とは、PDFファイルが示唆されたファイルのDCおよびAC測定を示したことができます私はベンチ回路を知ってどのようになるかが、私は?

端末か正の出力を接続する私は負のAC入力を入力と適用されますか

また、入力しないのAC私が必要とのDCオフセットを(= VDDに/ 2)?

助けをありがとう。

 
design_oriented書き込み:

[OK]を感謝します。
私は、それが働いて変更されました。
 
[OK]を残念私はM3のに気づいたという飽和ではないが、地域の線形。

私は10 Wの=持つすべてのPMOSを持つすべてのNMOSのとW = 30。

どのように地域のことができます飽和M3はNMOSを私がか?

 
私は広いと思うすべての電流源MOSFETは、ネジ(M3、M16の、M4号線のM0、M10のM7のも)です。しかし、代わりに一致するも1に削減0.18の幅を私はからではなくだろう例えば、拡張の長さを(2μmの)のより良いため、。

それらをしようとするのだろう一方だと思うの差動入力MOSFETは(M2は、M11号線幅されていません)&M12のM6は、十¥分に私は:(MOSFETの(出力)カス少なくとも同じ幅として、すなわちNMOSので、w = 10 PMOSのワット= 30)。少なくともノイズの低興味がある場合は、。

 
理由は、バイアスは、現在使用して尾間違ってそこにある何か本当に。出力を仮定するとオペアンプのDC Vddをさ/ 2は、線形にすることを意味両方の両方をテール強制したがって、トランジスタは関連項目バイアス2はVDD /オーバードライブ巨大です。出力する場合のDCは、スキューのオペアンプは、しかし、それらの飽和状態に置くことができるのいずれかをもう1つは、地域線形れますにするプッシュさらに。

あなたはアーキテクチャを必要架空の他toレールの入力構¥成する前にしようとしてアウトレール標準本当に試している。このアーキテクチャは、権利を多くもそうする必要があるループを、たとえ直流取得を管理する、安定性が問題になること。

 
こんにちはチェックメイト、

この回路は、アルら茎からよく知られて紙(ソ¥ン。、sの下に、図3 2 Platyceramus)の、容疑者スタンダード0.6μmのでているされて作製した。のnもプロセス@アナム、およびS.、必要3.3Vの間で1.8と電圧動作もの電力供給PDFファイル以下の頁3。1つだけでサイズを必要とするよ!
申¥し訳ありませんが、添付ファイルを、この必要があります表¥示するにはログインしての

 
みましょう現在のだ尾は検討のN -側、2はVDD /ためのシンプルな場合、両方の入力が等しいモードと出力が共通。それは)M3のVDDにはバイアスで/(2 VDD/2-Vthオーバドライブを与え、それを。
のDCノードの尾ドレイン)がいるVDD/2-Vth(M1)を- Vov(M1の。
このドレイン電圧)はM1の(のオーバドライブよりも大きい必要がありますM3のためにM3の滞在でVthの彩度、これを与えるVovに(M1)を<しきい値電圧(M3)を- 。
さて、M3の使用トランジスタは異なるしきい値としない限り、M1は、それにトランジスタをでかいん取るのは"多分"飽和取得にM3の。スキュー入力および/または出力すると、地域の線形なるにプッシュM3aさらに。
私は紙の関係にトランジスタのすべてがあるという。しかし、物事は私まで追加いけない。

 
, thank you, I didn't yet consider that.

あなたはそれをしている右 詰め
感謝を検討まだ私はしませんでした。場合は、現在でテール電流FETを希望される回路はるかに短いよりも低い自分すなわちFET)は、現在の尾はM3は(他のすべての可能¥性(現在)のかを判断するトランジスタ場合にのみごで、彩度、ものカスのに積極的に適切な間( )現在-これはもちろんされていない、望ましい。また、出力スイングは、(上記の病菌与えられた3紙)に示すことテール電流に滞在することはできませんトランジスタが飽和-少なくとも、電源のPWRの出力は、近くにレールの-反対の声明p.2紙の。

電源で1.8V電源は、かなり高い)報告利得80dBの3(p.。= 3.3V)にVDDにその強力な減少は、より高い電源電圧(ゲイン≈60デシベル@比/しきい値電圧はVDD下がりroを)のテール電流のFETを示していますか"彩度"は(以下は、その依存度を少なく、。

しかし、それはまだ機能¥をアーキテクチャの低電源電圧のオタだかなり良いアプリケーションバイアス考慮自己。私はデンスしたい回路が分析私は、現在のところ)で(Cのよ関連へのアクセスを私はライセンス

<img src=¥"http://www.edaboard.com/images/smiles/icon_sad.gif¥" alt=¥"悲しい¥" border=¥"0¥" />



will find the right sizing for his process!

うまくいけば、OP はプロセス
の意志を見つけるためのサイズを右!

 
こんにちはみんな、

私はM12と彩度を除いてM6のでトランジスタを可能¥得るすべての。これら2つの関係なく)は私は何を(変更の幅と長さが地域の線形を継続するご利用いただけます。

私はシミュレーションのACでの移動が決定する。

私は利得を得るために私と。しかし、私はここで混乱しています。

NMOSをPMOSの(付きして繰り返すこととの両方のNMOS入力)電圧正0.9V动作直流と- 0.9V动作、最初は別に必要がありますか測定利得ですか?

私は、入力負のソ¥ースを介して出力電流を午前に接続してからmVの大きさの10のAC入力とVDCの接続。どのように私は掃引のこの周波数応答を周波数になる?ソ¥ース電流として抵抗権を得るがループするオープン非常に高い、これは何ですか?

ヘルプ忍耐と感謝再びあなた。

 

Welcome to EDABoard.com

Sponsor

Back
Top