ビデオ処理のためのVHDLコード

私は、読み取り/ verilogのシステムタスクの関数を使用して、bmpファイルを書くモジュールを作成した。このモジュールは、bmpファイルのピクセル値を取得するためにテストベンチのインスタンスすることができます。あなたが必要な場合、私はそれを共有することができます。ジャロッドゲイズ、
 
ModelSimは/ Tkを使用することができますtclの非常に良い統合を提供しています画像を直接表示することを確認します。このためには、任意のPLIのものを必要といけない!
 
arun_studentの要求によると、ここでは読み取り/シミュレーションでbmp形式を書くverilogのコードです。それdoesn'tのBMPの仕様のすべてのフォーマットをサポートしています。私は、読み取り専用に/ 24ビットのbmpファイルを作成、それを使用しています。誰かがそれを改善に興味を持っているなら、私にコピーを送ってください。今後ともよろしくお願いいたします、ジャロッド
 
> ModelSimは/ Tkを使用することができますtclの非常に良い統合を提供しています画像を直接表示することを確認します。このためには、任意のPLIのものを必要といけない!どのように難しいことは、Tcl / Tkを使用してビットマップイメージを表示するのですか?これは、他のシミュレータ環境で行うことができますのみ、またはModelSimで(また、Tcl / Tkを使用するCadence社のNC - Sim、など)?私は後のシミュレーションの活動される画像の表示を(Verilog - Aのテストベンチ$仕上げ後)あなたはそれを表示しようとし、実験的な出力ファイルを読み取るためのTcl / Tkを使用する推測している?それは正しいですか?
 
私は、読み取り/ verilogのシステムタスクの関数を使用して、bmpファイルを書くモジュールを作成した。このモジュールは、bmpファイルのピクセル値を取得するためにテストベンチのインスタンスすることができます。あなたが必要な場合、私はそれを共有することができます。ジャロッドゲイズ、
 
VHDLを使用して、FPGA上のイメージの負荷に関する新たなニュース。私は何1]は、いくつかのCコードを、または、MATLAB 2]を使用IOファイル出力用のmatlab 3]再度アクセスのための処理を使用binまたはhexファイルにイメージファイルを変換、またはファイルを変換[行列ファイル]を、bmpファイルをJPGに取得
 
arun_studentの要求によると、ここでは読み取り/シミュレーションでbmp形式を書くverilogのコードです。それdoesn'tのBMPの仕様のすべてのフォーマットをサポートしています。私は、読み取り専用に/ 24ビットのbmpファイルを作成、それを使用しています。誰かがそれを改善に興味を持っているなら、私にコピーを送ってください。今後ともよろしくお願いいたします、ジャロッド
 
私の以前の方法で私は本当の画像を変換するためのperlのモデルを使用しかし、そのppmでされたフォーマットを
 
VHDLを使用して、FPGA上のイメージの負荷に関する新たなニュース。私は何1]は、いくつかのCコードを、または、MATLAB 2]を使用IOファイル出力用のmatlab 3]再度アクセスのための処理を使用binまたはhexファイルにイメージファイルを変換、またはファイルを変換[行列ファイル]を、bmpファイルをJPGに取得
 
私の以前の方法で私は本当の画像を変換するためのperlのモデルを使用しかし、そのppmでされたフォーマットを
 

Welcome to EDABoard.com

Sponsor

Back
Top