ビデオ処理のためのVHDLコード

A

aasif

Guest
私は画像処理のためのいくつかのVerilog / VHDLコードを記述する。コードを確認するためにシミュレータを作成困難な作業です。任意の画像ファイル(例えば、bmpファイルは、TIFFなど)のVerilogの入力が可能です(/ VHDL)でのソースコードは、画像を処理した後、出力イメージは、イメージファイル(ハードディスク)として格納される?ので、出力イメージを見て、処理を確認することができることを確認します。
 
私は、H.264コーデックを開発するためのVirtexII FPGAの内部にPCMCIAカードを使用しています。これは、アナポリスマイクロシステムズからだと、それは、ワイルドカード- IIのを見る。 [URLを]は、と私はPCに格納されているH.264のビデオを読み込むことができますし、FPGA内部のデコーダを使用してビデオを再生[/URL]にhttp://www.annapmicro.com。たぶん、このカードはあなたの問題を解決することができますが、私はどのように、シミュレータにイメージファイルをロードし、イメージファイルに結果を保存するかわからない。私もこのために求めている....
 
これは動き推定にはVerilogでテストベンチを含むサンプルです。 FYIの時間**患者:/ / opencores.org / cvsweb.shtml / macroblock_motion_detection /
 
、PLIを書き込みやSystemCを使用します。多くのシミュレータは、現在の単純な協調シミュレーションをサポートし、SystemCとHDLの
 
uはここPLIを使用するすべての例を投稿することはできますか?私が読んでこれを簡単に行うことができますは、VHDL / Verilogのソースコードを持つイメージファイルを作成したいですか?その後、任意の例を使用している場合、それを投稿し自動で設定され。
 
私は画像処理のためのいくつかのVerilog / VHDLコードを記述する。コードを確認するためにシミュレータを作成困難な作業です。任意の画像ファイル(例えば、bmpファイルは、TIFFなど)のVerilogの入力が可能です(/ VHDL)でのソースコードは、画像を処理した後、出力イメージは、イメージファイル(ハードディスク)として格納される?ので、出力イメージを見て、処理を確認することができることを確認します。
 
私は、H.264コーデックを開発するためのVirtexII FPGAの内部にPCMCIAカードを使用しています。これは、アナポリスマイクロシステムズからだと、それは、ワイルドカード- IIのを見る。 [URLを]は、と私はPCに格納されているH.264のビデオを読み込むことができますし、FPGA内部のデコーダを使用してビデオを再生[/URL]にhttp://www.annapmicro.com。たぶん、このカードはあなたの問題を解決することができますが、私はどのように、シミュレータにイメージファイルをロードし、イメージファイルに結果を保存するかわからない。私もこのために求めている....
 
PLIの上に1冊の本がKluwerの学術出版社、著作権1999年に公開されてスチュアートサザーランドによる"VerilogのPLIのハンドブック"がある。私は電子ブックのバージョンを確認していない。しかし、この本に例があります。必要に応じはまさに読み取り/バイナリファイルを書き込む場合は、あなたが今v2kをサポートして今すぐverilog2k構文主流のシミュレーションを使用することができます。あなたのシミュレータはv2kをサポートしていない場合は、インターネット上で人気のfileio PLIを見つける。それはまた、PLIを記述する方法については、良い例です。
 
これは動き推定にはVerilogでテストベンチを含むサンプルです。 FYIの時間**患者:/ / opencores.org / cvsweb.shtml / macroblock_motion_detection /
 
、PLIを書き込みやSystemCを使用します。多くのシミュレータは、現在の単純な協調シミュレーションをサポートし、SystemCとHDLの
 
シミュレーションをverilogで画素出力を生成するためのPPM(P3)の形式を使用しようとすることができます。これは、$ fdisplay関数呼び出しのVerilogで生成することができる純粋なテキストモードのフォーマットです。私は両方のLCDコントローラとJPEG deocderプロジェクト、お楽しみください!の画像出力を生成するには、この形式を使用している!
 
uはここPLIを使用するすべての例を投稿することはできますか?私が読んでこれを簡単に行うことができますは、VHDL / Verilogのソースコードを持つイメージファイルを作成したいですか?その後、任意の例を使用している場合、それを投稿し自動で設定され。
 
フィールドプログラマブルゲートアレイスプリンガーU.Meyer -拠点とデジタル信号Proecessing
 
PLIの上に1冊の本がKluwerの学術出版社、著作権1999年に公開されてスチュアートサザーランドによる"VerilogのPLIのハンドブック"がある。私は電子ブックのバージョンを確認していない。しかし、この本に例があります。必要に応じはまさに読み取り/バイナリファイルを書き込む場合は、あなたが今v2kをサポートして今すぐverilog2k構文主流のシミュレーションを使用することができます。あなたのシミュレータはv2kをサポートしていない場合は、インターネット上で人気のfileio PLIを見つける。それはまた、PLIを記述する方法については、良い例です。
 
親愛なるking002:私はこの本を持っている:マイヤーBaeseでFPGAを搭載したデジタル信号処理あなたはそれが必要ですか?
 
ModelSimは/ Tkを使用することができますtclの非常に良い統合を提供しています画像を直接表示することを確認します。このためには、任意のPLIのものを必要といけない!
 
シミュレーションをverilogで画素出力を生成するためのPPM(P3)の形式を使用しようとすることができます。これは、$ fdisplay関数呼び出しのVerilogで生成することができる純粋なテキストモードのフォーマットです。私は両方のLCDコントローラとJPEG deocderプロジェクト、お楽しみください!の画像出力を生成するには、この形式を使用している!
 
フィールドプログラマブルゲートアレイスプリンガーU.Meyer -拠点とデジタル信号Proecessing
 
> ModelSimは/ Tkを使用することができますtclの非常に良い統合を提供しています画像を直接表示することを確認します。このためには、任意のPLIのものを必要といけない!どのように難しいことは、Tcl / Tkを使用してビットマップイメージを表示するのですか?これは、他のシミュレータ環境で行うことができますのみ、またはModelSimで(また、Tcl / Tkを使用するCadence社のNC - Sim、など)?私は後のシミュレーションの活動される画像の表示を(Verilog - Aのテストベンチ$仕上げ後)あなたはそれを表示しようとし、実験的な出力ファイルを読み取るためのTcl / Tkを使用する推測している?それは正しいですか?
 
親愛なるking002:私はこの本を持っている:マイヤーBaeseでFPGAを搭載したデジタル信号処理あなたはそれが必要ですか?
 

Welcome to EDABoard.com

Sponsor

Back
Top