R
Rainbow00
Guest
こんにちは、
私は、PLLジッタtolearance回路をテストジッタ生成回路を調整が必要です。PLLは、クロック60MHzのとすることができますて19.2MHzのは、26MHzの。それが2nsのですが好ましいことを切り替えることができますジッタが。
私は発電機の波形クロックから受け取り、ブレッドボードXORゲートにしたシリーズで74回路を構¥築する1つ。しかし、クロック出力は、問題の安定性苦しむから。私は仮定のコンポーネント共通してアクセスをブレッドボード、波形ジェネレータ。
について
グレナダ
私は、PLLジッタtolearance回路をテストジッタ生成回路を調整が必要です。PLLは、クロック60MHzのとすることができますて19.2MHzのは、26MHzの。それが2nsのですが好ましいことを切り替えることができますジッタが。
私は発電機の波形クロックから受け取り、ブレッドボードXORゲートにしたシリーズで74回路を構¥築する1つ。しかし、クロック出力は、問題の安定性苦しむから。私は仮定のコンポーネント共通してアクセスをブレッドボード、波形ジェネレータ。
について
グレナダ