シグマADC -いくつかの質問についてはデルタ

C

carlyou

Guest
今、私は、ADC -フォーカスのデルタシグマ。私は3倍私を持って教えてください、いくつかの質問を。
まず、どのような利得帯域である定義の外?のSDツールをリチャード異なるシュライヤー、それは4を参照する構¥造は、異なるすべてのしかし、彼らはから私がいるがそこに決定するようにするので、多くの構¥造は第二次使用すると、今は。にしています基づいて、彼らは1つまたは2つの基本構¥造?第三に、私は電子学生のミクロ卒業、私は最初のシステムについてのない専門シュライヤーシステムリチャードモデルから、することができます私が手に分析の開始ボックスに直接、私の回路設計コースをする必要があります勉強I、または、?ご助言を私にいくつかの。多くの非常にありがとうを。

 
私は利得帯域を持っている見当についてアウト。
構¥造システム設計の複雑な、非常にターゲットにした場合、ウルではない、uはSimulinkで独自のシステムを作成できます。これは簡単です非常に。記事を読む"Overampling ADCの"本の中でデビッドジョンズ。

リチャードシュライヤーはデルタですシグマに間違いなく専門家。しかし、ツールボックス彼の後に過ごす一日、私は理解がそれするのは難しい。だから私はあきらめて、自分自身のSimulinkモデルをして作成。

 
どのように行うには、carlyouはシュライヤー使用のSDリチャードツールを、私はチュートリアルを知っているMathWorks社のMATLABそれはツールや、documnteかを得るの?は無料ですが?

 
、やあ、analogic1方法Simulinkのかacumulatorをあなたが実現か?また、Simulinkで変調器をbulid単純な1つのシグマデルタしようとすると、私は遅れる、quantilizerかなどではなく、実現することを知ってどのようにし、acumulaor、することができますあなたがアドバイスを私にいくつか?ありがとう

 
はい、それは無料です。あなたはfileexchange / matlabcentral /それからwww.mathworks.comをダウンロードできます。これは、デモが10のチュートリアルをパッケージとも。

 
電子メールを行うている場合は、uestcしなければならないから、uがいるおかげで、我々は、トピックが上のチャット?笑を

 
はい、私はUESTCから来たんだ、私の電子メールは163.comですcarlyou3656(で)

 
こんにちは、
-まず、ツールボックスの私の意見シュライヤーのデザインですの開始点としてのみ有用です。確かに、このツールは、係数ループを最適なものの与えることにしたSN比与えられた帯域幅、OSRと、それが唯一のアーキテクチャを使用して標準的なループ。だからツールできない依存の場合、あなたが思う私が設定をループカスタム。また、寄生が考慮されていません。Malorbetiについての記事を参照して、これは添付。(これは]を忘れていたのトランスCASまたはJSSCは、i [と、私はサイトのWebと思うのMATLABの)。

-アウトバンドのゲインはBW外STFファイルの利得です。だからオーディオは、周波数サンプリング22kHzの益とされる。アウトバンドの最大利得が安定に関連すると考えられる。これは、例えばですために一般にテムズの本を(可)のアウトバンドのゲインを約1.3〜1.4の入力ができますの範囲を大規模な変調器は、安定の維持。アーキテクチャでの依存事実。このピークがあります高さではないので、フィードフォワード、ピークを示すSTFファイルは、。ているようなピークなので、最小限の総利得が必要であるため、分散給電のあるバック。

- Simulinkのでは、アキュムレータは回路(長いシミュレーション)やディスクリートタスクフォース連続のいずれか1 / sのブロック積分)の(zは^(-1)/(1 - zは^(-1))。
量子化のブロックです"サイン"。通常は、1 / - normilized信号を。については、parasistics、より実用的なモデル)を開く(リンクMaloberti参照する記事で。

ホープは役立ちます。
申¥し訳ありませんが、添付ファイルを、この必要があります表¥示するにはログインしての

 
skal81は、ADCのできるデルタシグマデザインの流れをあなたが与えると、いくつかの言うシュライヤーのFOAのツールボックスには唯一のスーツ初心者導入することができます?追加秒後に17:skal81は、ADCのできるデルタシグマデザインの流れをあなたが与えると、いくつかの言うシュライヤーのFOAのツールボックスには唯一のスーツ初心者導入することができます?

 
まず、アウトバンドの利得はfs/2/OSR、すなわち金利の関数の外のあなたのバンドの移転の利得は苦しく-。これは通常2 /参照する高freuqncy近いゲインfsです。

ツールボックスなどが、偉大なツール(以降、開発ので私がされた関係に長い時間、位相前投稿者:)重要なものです空間を状態、背景(のような離散時間Zは変換は、システムに必要なコントロールといくつかの基本的なDSPのバックグラウンド。)は現実には、もちろん、デザインが必要になるに知識をICのアナログより。

 
これはあるいくつかの名前の男は、(スーパーデルタシグマ)設計の最初の注文変調器

Simulinkは、しかし、結果はcorectはないが、約ものの話は私たちが何が問題なのは何ですか?

感謝
申¥し訳ありませんが、添付ファイルを、この必要があります表¥示するにはログインしての

 
量子なぜ製造されたエラーは、使用して等しくなるように定数を、私は正しいと思うではないが、それはノイズ白でなければ匹敵する。私もそれを考えてソ¥ースが以下の場合は、必要があります関数の正弦、サンプルブロックを使用して良いと思います。最も重要なフィルタの離散時間でサンプリングし、本質的に遅延は-1を選択する必要が。

 
carlyouするには:
-シュライヤーのツールだと思います私は、初心者のためだけでなく。私は建築基準で指名手配させるということができるだけ、それは。ただし、アーキテクチャを設計するDSMの場合、通常、カスタム。フィードフォワード場合は、標準からはるかに論文いくつかのDSMがいる場合があるISSCC年を見て、この。
-ことをお勧めの流れ私はとしての:
1)(選択ループタスクフォース)をあなたはSNRが依存する場合
2)アーキテクチャを選択し、タスクフォースを見つけるのですかcoeffを
3)はシミュレートのパラメータを、ジッタを見つける制限帯域幅使用して、利得をし、トランジスタを行う。

lovelonghairするには:
-量子化についてはブロックを"記号"を使用します。また、入力としてcarlyouが波を使用して正弦波すべきだが。実際にはDSMは、入力のDC動作のために奇妙なことがあります。を参照して本にテムズ'詳細については、詳細。

 
変調器は、私はDACの、PLLの投稿justnowを使用さ小数のn -現実、DSMと少し異なるシグマデルタです実装されたモデルは、その単語を入力として1001 0010 1111 1010、れるようになることはおかげでwrong.butは、Simulink誰かが私に示すことができるサンプルで

 
私が写真をアップロードできない場合は、フォーラムを希望検索、私はメールを、してアップロードの一部モデルE、または弾力性を私にあなた、私はlovelonghairを、あなたが送信します。

 
carlyou、私は、あなたのメールを送ってcarlyou3656()で163.com

<img src=¥"http://www.edaboard.com/images/smiles/icon_smile.gif¥" alt=¥"笑顔¥" border=¥"0¥" />
 

Welcome to EDABoard.com

Sponsor

Back
Top