"xilinxcoregenでの作業

A

ahmadagha23

Guest
やあ
もし私がしたい1 - corgenから私のVHDLソ¥ースコードでは
、 手順を実行し
、 オプションの設定は
、 コアを使用して行うために必要ですか?は私,...)? synplifyのISE(デザインenteryを使用する必要があります

2 - corgen synthsizableのすべてのコアですか?3 -場合)算術演算子実(固定またはflotingポイントを実装するため
、 任意のIPコアライブラリを知っていますか?4は正弦波のIPコアcorgenコアのように使用?よろしく

 
1。ちょうどcoregenに必要なコアを生成して、ISEプロジェクトに追加します。次に
、 モジュールからのコアのインスタンス化します。

2。コア上によります。それらのいくつかのDCMのような建築の機能¥ですが、他の暗号化することができますネットリスト等等

3。チェックwww.opencores.orgでは、FPUコアを。IIRC、それVerilogで書かれているが
、 それを使用して問題にはならない。

4。は
、 正弦波のIPコアの場合の話ですか?

 
伊勢コアGeneratorの現行バージョンでは設定可能¥な浮動小数点演算コアは、正弦波が含まれてコサインルックアップテーブルのコアをバックアップし、CORDIC演算コア。ただし、一部のコアは
、 特定のFPGA上でのみサポートされます。

場合は
、 最新のザイリンクスのISE IPアップデートをインストールするすべてのコアを取得する必要があります。
http://www.xilinx.com/xlnx/xil_sw_updates_home.jsp

 

Welcome to EDABoard.com

Sponsor

Back
Top