VHDLの使用して小型の暗号化アルゴリズム

M

mohdsalim

Guest
こんにちは、私は、VHDL言語を使用して小型暗号化アルゴリズム(TEA)を研究活動を行っています。私は1ビットと8ビットの全加算器(FA)の&減算器、8ビットのXORを思い付くする必要があります。私は暗号化し、それらを復号化し、シフトが2回残って使用して、右を3回シフトがあります。ブロックサイズが16ビットである、キーのサイズが32ビットとサイクルは8ビットです。デルタは、ルート5で与えられる - 七つの電源を2で乗算1。私はカント私が最初に事を理解していないように始めてください。 VHDLのが、この事のかなりのknowlegdeを持って、私は考えてぐらいだ。誰も私に説明していただけますかは、このすべてについていただきました。ありがとう
 
[URLを]このuは[URLを] http://asc.di.fct.unl.pt/〜午後/ CIを助けるかもしれない/ tea.pdfの[/ URLの] http://www.cix.co.uk/〜klockstone [/ URLの] [のURL = http://www.seas.upenn.edu/〜ese171/vhdl/vhdl_primer.html#_Toc526061341] -08-09/t09/tea.pdfのVHDLチュートリアル[/ URLの]
 

Welcome to EDABoard.com

Sponsor

Back
Top