Verilogを使用してRAMのセルフテストに内蔵実装する方法

W

writetoknitin

Guest
verilogコードを提供するRAMのBISTコードを書くことについては移動する方法については、RAMの使用可能です。
 
私は、SRAMには、いくつかの標準的なテストalgrithmを持って知っています。このために検索googleをplsは。は、使用するいずれかを選択できます。そしてRTLでそれを実装し、通常モードとBISTモードを示すためにMUXを使用することを忘れないでください。
 
1:こんにちは、あなたは2つの方法があります。それを行うには、メンターからMEMBISTを使用して、このツールは2を使用することは簡単です。 OpenCOREはサイト上のIPアドレスを見つける。
 
メンター·グラフィックスのMbistarchitectureは、RTL形式でメモリBISTロジックを提供するための強力なツールです。それが読みやすくなります。あなたはLFSRとPREGことによって、メモリBIST回路を設計することができ、それは2つのFSMです。任意のDFTの本を見ることができます。そして、あなたは、メモリBISTアーチについてシノプシスDW_rambistを参照することができます。テストアルゴリズムと断層モデルについては、IEEEやGoogleで検索してください。それを言うためにたくさんの紙があります。または、電子デジタルのテスト、メモリ、およびマイケル·J·ブッシュネル、Vishwani Dアグラワルによってミックスド·シグナルVLSI回路の本Essentialsを見ることができます
 
私はBISTはあなたがmbistarchitect [QUOTE = writetoknitin]提供のVerilogコードは、RAMのBISTコードを書くことについては移動する方法については、RAMの使用可能です。[/プロセスのガイドを通過するだけで手動で行う必要はありませんツールを使用して生成されることを期待引用]
 
1)BISTコントローラはmbistarchitectツールへの入力としてmemeoryモデルを与えることによって生成された2)それはBISTコントローラ、BISTの接続とテストベンチfielsを生成します。それはちょうどそれをデバッグする失敗した場合、テストは、その良いに合格した場合3)今、この3つのファイルとメモリをシミュレートします。
 

Welcome to EDABoard.com

Sponsor

Back
Top