Q
qqmz
Guest
エラーの下、彼は私についての助言を与えることが記載されて?おかげで最初の!コマンドライン:
/ tools/IC5/tools.lnx86/spectre/bin/spectre - envのartist5.0.0 ¥¥
escchars / psfは/ spectre.out 間= mpsc ..ログ¥¥
mpssession = spectre1_18652_1形式psfbin -生.. / psfは¥¥
input.scs
ブロッケンpidを= 18970
読み込み/ tools/IC5/tools.lnx86/spectre/lib/cmi/3.0/libinfineon_sh.so ...
読み込み/ tools/IC5/tools.lnx86/spectre/lib/cmi/3.0/libnortel_sh.so ...
読み込み/ tools/IC5/tools.lnx86/spectre/lib/cmi/3.0/libphilips_sh.so ...
読み込み/ tools/IC5/tools.lnx86/spectre/lib/cmi/3.0/libstmodels_sh.so ...
ブロッケンする(ver. 5.0.33.092203 - 2003年9月23日)。
のRSA BSAFEの(商品)の暗号化またはセキュリティプロトコルソ¥フトウェア、RSAから込
Security、Incの
12時44分19秒午後、水2005年7月27日でmazhe上でシミュレート`input.scs'。
幽霊からのリード回路で中に警告。
"input.scs"13:不正なユニット`'Vの接頭辞を無視した。
"input.scs"13:不正なユニット`'Vの接頭辞を無視した。
"input.scs"15:Vの'は無視さ違法単位の接頭辞`。
"input.scs"15:Vの'は無視さ違法単位の接頭辞`。
"input.scs"17:不正なユニット`'Vの接頭辞を無視した。
この警告の一層の発生が抑制されます。
エラーAHDL中に幽霊が読み取り専用のデータが見つかりました。
"/ホーム/ mazhe /是枝/リズム/のPLL / dig_vco_v / veriloga / veriloga.va"、41行目:
"パラメータをリアルタイムcenter_freq = 10MEG ;<<--?"
"/ホーム/ mazhe /是枝/リズム/のPLL / dig_vco_v / veriloga / veriloga.va"、41行目:
エラー:構¥文エラー
"/ホーム/ mazhe /是枝/リズム/のPLL / dig_vco_v / veriloga / veriloga.va"、41行目:
エラー:不正な宣言。
"/ホーム/ mazhe /是枝/リズム/のPLL / dig_vco_v / veriloga / veriloga.va"、行64:
"三角形= idtが(*(center_freq <<--? vco_gain * Vの(2.0 -ヴァン))、integ_dir
0);"
"/ホーム/ mazhe /是枝/リズム/のPLL / dig_vco_v / veriloga / veriloga.va"、行64:
エラー:未定義のシンボル:center_freq。
"/ホーム/ mazhe /是枝/リズム/のPLL / dig_vco_v / veriloga / veriloga.va"、行64:
エラー:型の右側のオペランド演算子`でサポートされていないノード- '。
"/ホーム/ mazhe /是枝/リズム/のPLL / dig_vco_v / veriloga / veriloga.va"、行64:
エラー:アクセス関数を不適切に使用します。
"/ホーム/ mazhe /是枝/リズム/のPLL / dig_vco_v / veriloga / veriloga.va"、行64:
エラー:タイプ* undefを*演算子、`*サポートしていませんが右のオペランド'。
"/ホーム/ mazhe /是枝/リズム/のPLL / dig_vco_v / veriloga / veriloga.va"、行64:
エラー:タイプ* undefを*演算子は`はサポートされませんの左のオペランド '。
"/ホーム/ mazhe /是枝/リズム/のPLL / dig_vco_v / veriloga / veriloga.va"、行66:
"周波数= center_freq <<--? vco_gain * Vの(2.0 -ヴァン);"
"/ホーム/ mazhe /是枝/リズム/のPLL / dig_vco_v / veriloga / veriloga.va"、行66:
エラー:未定義のシンボル:center_freq。
"/ホーム/ mazhe /是枝/リズム/のPLL / dig_vco_v / veriloga / veriloga.va"、行66:
エラー:型の右側のオペランド演算子`でサポートされていないノード- '。
"/ホーム/ mazhe /是枝/リズム/のPLL / dig_vco_v / veriloga / veriloga.va"
/ tools/IC5/tools.lnx86/spectre/bin/spectre - envのartist5.0.0 ¥¥
escchars / psfは/ spectre.out 間= mpsc ..ログ¥¥
mpssession = spectre1_18652_1形式psfbin -生.. / psfは¥¥
input.scs
ブロッケンpidを= 18970
読み込み/ tools/IC5/tools.lnx86/spectre/lib/cmi/3.0/libinfineon_sh.so ...
読み込み/ tools/IC5/tools.lnx86/spectre/lib/cmi/3.0/libnortel_sh.so ...
読み込み/ tools/IC5/tools.lnx86/spectre/lib/cmi/3.0/libphilips_sh.so ...
読み込み/ tools/IC5/tools.lnx86/spectre/lib/cmi/3.0/libstmodels_sh.so ...
ブロッケンする(ver. 5.0.33.092203 - 2003年9月23日)。
のRSA BSAFEの(商品)の暗号化またはセキュリティプロトコルソ¥フトウェア、RSAから込
Security、Incの
12時44分19秒午後、水2005年7月27日でmazhe上でシミュレート`input.scs'。
幽霊からのリード回路で中に警告。
"input.scs"13:不正なユニット`'Vの接頭辞を無視した。
"input.scs"13:不正なユニット`'Vの接頭辞を無視した。
"input.scs"15:Vの'は無視さ違法単位の接頭辞`。
"input.scs"15:Vの'は無視さ違法単位の接頭辞`。
"input.scs"17:不正なユニット`'Vの接頭辞を無視した。
この警告の一層の発生が抑制されます。
エラーAHDL中に幽霊が読み取り専用のデータが見つかりました。
"/ホーム/ mazhe /是枝/リズム/のPLL / dig_vco_v / veriloga / veriloga.va"、41行目:
"パラメータをリアルタイムcenter_freq = 10MEG ;<<--?"
"/ホーム/ mazhe /是枝/リズム/のPLL / dig_vco_v / veriloga / veriloga.va"、41行目:
エラー:構¥文エラー
"/ホーム/ mazhe /是枝/リズム/のPLL / dig_vco_v / veriloga / veriloga.va"、41行目:
エラー:不正な宣言。
"/ホーム/ mazhe /是枝/リズム/のPLL / dig_vco_v / veriloga / veriloga.va"、行64:
"三角形= idtが(*(center_freq <<--? vco_gain * Vの(2.0 -ヴァン))、integ_dir
0);"
"/ホーム/ mazhe /是枝/リズム/のPLL / dig_vco_v / veriloga / veriloga.va"、行64:
エラー:未定義のシンボル:center_freq。
"/ホーム/ mazhe /是枝/リズム/のPLL / dig_vco_v / veriloga / veriloga.va"、行64:
エラー:型の右側のオペランド演算子`でサポートされていないノード- '。
"/ホーム/ mazhe /是枝/リズム/のPLL / dig_vco_v / veriloga / veriloga.va"、行64:
エラー:アクセス関数を不適切に使用します。
"/ホーム/ mazhe /是枝/リズム/のPLL / dig_vco_v / veriloga / veriloga.va"、行64:
エラー:タイプ* undefを*演算子、`*サポートしていませんが右のオペランド'。
"/ホーム/ mazhe /是枝/リズム/のPLL / dig_vco_v / veriloga / veriloga.va"、行64:
エラー:タイプ* undefを*演算子は`はサポートされませんの左のオペランド '。
"/ホーム/ mazhe /是枝/リズム/のPLL / dig_vco_v / veriloga / veriloga.va"、行66:
"周波数= center_freq <<--? vco_gain * Vの(2.0 -ヴァン);"
"/ホーム/ mazhe /是枝/リズム/のPLL / dig_vco_v / veriloga / veriloga.va"、行66:
エラー:未定義のシンボル:center_freq。
"/ホーム/ mazhe /是枝/リズム/のPLL / dig_vco_v / veriloga / veriloga.va"、行66:
エラー:型の右側のオペランド演算子`でサポートされていないノード- '。
"/ホーム/ mazhe /是枝/リズム/のPLL / dig_vco_v / veriloga / veriloga.va"