M
melc
Guest
がここにあるすべてのStratix IIのユーザーは?
私はデバイスEP2S90のだ関与し、ハードウェア設計のための。私は獣をしたようなことまでプログラム。質問のようになります:
-その2よ選択のためのStratixであることは、測定法の構¥成最も一般的な
(選択良いのASということか。)
-構¥成のアクティブなシリアル、あなたがされ、燃焼フラッシュされます使用するためにポートをダウンロードケーブルシリアルすべてのデバイスをフラッシュ設定時にこんなことを構¥成またはでしょう変更変更の構¥成ソ¥フトウェアをテストするには、JTAG最後操作
-どのように象限および出力ポートについては、銀行(入力されます)を選択した場合での間)などは、FIR、マトリックス(あなたがよ必要とする実装複雑な数学を含む操作のDSP。また出力の他の象限から、銀行の入力象限に1つの銀行を使用してこのような操作のためのさ制限は?
-システムどのように速度の異なる場合は使えば使うFPGAを(2)場合のクロックとの間のFIFOの行動として必要部分は、それ
すべてのヘルプは評価
『THX、
私はデバイスEP2S90のだ関与し、ハードウェア設計のための。私は獣をしたようなことまでプログラム。質問のようになります:
-その2よ選択のためのStratixであることは、測定法の構¥成最も一般的な
(選択良いのASということか。)
-構¥成のアクティブなシリアル、あなたがされ、燃焼フラッシュされます使用するためにポートをダウンロードケーブルシリアルすべてのデバイスをフラッシュ設定時にこんなことを構¥成またはでしょう変更変更の構¥成ソ¥フトウェアをテストするには、JTAG最後操作
-どのように象限および出力ポートについては、銀行(入力されます)を選択した場合での間)などは、FIR、マトリックス(あなたがよ必要とする実装複雑な数学を含む操作のDSP。また出力の他の象限から、銀行の入力象限に1つの銀行を使用してこのような操作のためのさ制限は?
-システムどのように速度の異なる場合は使えば使うFPGAを(2)場合のクロックとの間のFIFOの行動として必要部分は、それ
すべてのヘルプは評価
『THX、