PVTの条件や例を決定するコーナー

M

mvvijay78

Guest
こんにちは、
フローでは、デジタルASICの最悪のchracterisedライブラリから、通常は鋳造、最高のconditions.When我々が行う場合は我々が望んでいるかやってタイミング解析をどのようなすべての私たちができること)for.Alsoを分析条件コーナーPVTの(例ライブラリ内のコーナーケースのタイミング解析外されてcharterisedている場合、最悪最高の?
よろしく
ヴィッキー

 
あなたが分析をタイミング必要がありますかオンチップ-バリエーション

 
あなたが条件をオペレーティングすることができます作成新しいサブモジュールに設定することは。
こうして私たちは分析してタイミングすることができますか正確になります。

 
あなたの推論のためだけに。
場合によってはモデルを大まかになる値をタイミングすることができます拡張できます。

 
あなたは、ドキュメントライブラリの検索をKファクタのフォームの必要性
-2.0用の例で開口する=。
次に0傷薬、新しいオペレーティング条件slow_new(プロセス1.0、一時125、電圧。

<img src=¥"http://www.edaboard.com/images/smiles/icon_cool.gif¥" alt=¥"クール¥" border=¥"0¥" />

インチlibファイル。
*に-2.0開口するの変更との。libファイルセタ新しい。dbファイルを。

set_operating_conditionのPTで、slow_new -オブジェクトA_inst。

report_timing。A_instセグメント内のパスのため、PTはslow_newのタイミングを計算します。

今だけのPTそれをサポートする、DCはそれをまずはサポートしない場合は、係数をkのことを計算合計DCでset_timing_derateだけ、遅延が影響を受けてであり、影響を受けて因子、遷移しないタイミング、他の。
今、私は解決策を私を見つけることも。

 

Welcome to EDABoard.com

Sponsor

Back
Top