PLL、DLLとFLLの間で決める

N

nitu

Guest
こんにちは..私が知りたいの方法、システム設計者が彼/彼女のデザインは、フェーズロックループ、ロックループまたは周波数ロックループの遅延を必要とするかどうかを検出しません。デザイナーは、意思決定をどのような情報にかかりますか?おかげで..泥土
 
それはあなたがOTは、チップ上に実現したいどのような機能の設計とするシステムのどのような種類に依存します。あなたが異議を絞り込むことができれば、それは説明するより簡単です:)
 
FLLのことは知らない。しかし、PLLは高い周波数で安定させるためにいつか難しく、電力および温度の変動に対してより敏感である。必要性がより高い周波数のためであるならば、安定性は、設計者がDLLを選択します。
 
こんにちは..対象となるアプリケーションは、変調と復調信号のために使用されるデジタルブロックです。対象となる最大周波数は200 - 250MHzです。システムで実行されている2つの異なるクロックがあります。
 

Welcome to EDABoard.com

Sponsor

Back
Top