FPGAの設計フローへのDSPアルゴリズム...

H

HighTechEE

Guest
こんにちはすべて、誰もが経験/ FPGAの設計フローにDSPアルゴリズムを利用するお気に入りのEDAツールをお持ちですか?私の設計フローは、結果として合成可能なHDLコード(できればVHDL)を生成したいアルゴリズムを生成するためにMatlabのモデリングとなります。 1:オプションのように見える。難しい/時間がかかる - VHDLのブルートフォース、CONをHandcrank。 2。アルゴリズムを経由して"C"コードを生成し、ツールを使用してVHDL、CONを生成することで実行 - Cのコードは非常によく並行&パイプライン処理に適していません。 3。 。存在しない可能性がある... - MATLAB Mコードを利用して合成、conのHDLにまっすぐ行くと、サードパーティのツールを使用してください!あなたの応答を事前に感謝、HighTechEE
 
DSPブロックのFPGA設計の一つの流れはSYTHETIZABLE VHDLコードを生成できるMATLABコンパイラを使用することです。 ACCELFPGAように。しかし、すべてのMATLAB関数が外部であり、MATLABのコードがつきではないため、いくつかのライブラリを購入する必要がある..そしてこの製品は非常に古いでないか..機能の多くは、不足している...しかし、典型的なDSP機能は、よく存在している..私にとってこれは、MATLABとSimulinkからDSPブロックを設計するための最良の方法です..今symplicity DSPと呼ばれるファミコンの環境があります。私はまだそれでプレイhavent。私は評価のためにそれをインストールするプロセスにいるよ..
 
こんにちはここで、私はsymplicityDSPの評価版を見つけることができますか?
 
多分あなたはCのコードを使用してアルゴリズムを書くことができます。その後は、HDLにcを転送するためにメンターからCatapult C Synthesisはを使用することができます。これは他のソリューションです。私はこのツールの紹介を掲載している。あなたはそれを検索することができます。
 
あなたがアルテラのFPGAを使用している場合は、RTLにMatlabのデザインを変換することができるDSP Builderを使用することができます。
 

Welcome to EDABoard.com

Sponsor

Back
Top