A
ajaykumar123
Guest
こんにちは友人、
これは
、 このforum.Actually iは下記の事項にいくつかの洞察力をしたいの私の最初の投稿です
リエンジニアリングプロジェクトに実際にイム。これはスペクトルtechnicue普及を使用して送信されます。最初に
、 生データのビットがFECをエンコード(はK = 7,1 / 2)次に
、 その普及の各ビットは、PNシーケンスの1023ビットの乗算されます。この拡散FPGAで実行されます。今は
、 この拡散符号の各ビットは、3ビットのレジスタで
、 各クロックパルスにshifte右側に配置されます。それは252ビットの合計[18 × 14ビットの供給は
、 ルックアップテーブルにインデックスを使用する3ビット]、これらのビットは、14ビットハードウェアのDACはそれらを変換するにフィードバックしている
私はそれをテーブルの実装を見て。誰かがこの解釈に役立つことをすることはできません
私はそれを補間filter.Butは一種の場合はどのように解釈することをすると思う。また
、 ハードウェアのDACのそれに倍補間作り付けしています。
それでは
、 どのようテーブルimplentationを見て解釈する私を助けてください。
必要に応じてiものコードをポストする
Tkanks
これは
、 このforum.Actually iは下記の事項にいくつかの洞察力をしたいの私の最初の投稿です
リエンジニアリングプロジェクトに実際にイム。これはスペクトルtechnicue普及を使用して送信されます。最初に
、 生データのビットがFECをエンコード(はK = 7,1 / 2)次に
、 その普及の各ビットは、PNシーケンスの1023ビットの乗算されます。この拡散FPGAで実行されます。今は
、 この拡散符号の各ビットは、3ビットのレジスタで
、 各クロックパルスにshifte右側に配置されます。それは252ビットの合計[18 × 14ビットの供給は
、 ルックアップテーブルにインデックスを使用する3ビット]、これらのビットは、14ビットハードウェアのDACはそれらを変換するにフィードバックしている
私はそれをテーブルの実装を見て。誰かがこの解釈に役立つことをすることはできません
私はそれを補間filter.Butは一種の場合はどのように解釈することをすると思う。また
、 ハードウェアのDACのそれに倍補間作り付けしています。
それでは
、 どのようテーブルimplentationを見て解釈する私を助けてください。
必要に応じてiものコードをポストする
Tkanks