FPGAにEPROMを接続する

D

djnik1362

Guest
こんにちは私は、ザイリンクスのSpartan II FPGAにEPROM(M27C256B)を接続することを決定。私はバイトがそれからの読み込み時にEPROMの仕組みを知ってほしい。あなたが最もEPROMので知っているように我々は、CEとOEピンがあります。私はGNDに恒久的にこれら2つのピンを接続し、EPROMからデータを読み取るためにのみ、アドレス入力を変更する場合(これらのピンが有効にLOWな)はどうなりますか?アドレスの入力とEPROMのデータ出力は、FPGAにのみ接続。 EPROMは、私はこの設定を使用する場合、正常に動作することはできますか?あなたのサポートへの感謝。
 
EPROMのCEとOEピンはエッジトリガされている場合、それはcontinuoslyデータを読み取ることは不可能です。彼らはレベルがトリガされる場合は、それは、アドレス入力を変更することにより、データを読み取ることが可能です。
 
EPROMのCEとOEピンは、エッジトリガ型。[/引用]である場合[引用]はそうではない。データシートを参照してください。
 
[引用= FVM] [引用] EPROMのCEとOEピンは、エッジトリガ型。[/引用]の場合は、両者ではない。データシートを参照してください。[/引用]あなたは、私がこの設定を使用することができる意味ですか? CEを持つ任意のEPROMそのエッジトリガはありますか?おかげで。
 
[引用] CEを持つ任意のEPROMそのエッジトリガはありますか?[/引用]は標準的な読み出し動作のため、私の知る限り。データシートの読み込みタイミング図は、この点でexpliciteです。
 
[引用= FVM] [引用] CEを持つ任意のEPROMそのエッジトリガはありますか?[/引用]は標準的な読み出し動作のため、私の知る限り。データシートの読み込みタイミング図は、この点でexpliciteです。[/引用]あなたの考えは、私だけそれのアドレスを変更することでEPROMを読めてしまうことですので。それは本当ですか?おかげ。
 
EPROMが永久に読み込み、データバスを共有されていない場合は、CE / OEを使用しての利点はありません。
 

Welcome to EDABoard.com

Sponsor

Back
Top