DACのヘルプで領域を生成収率の推定とゲートに私は、

I

ilter

Guest
各位、
今、私は質問があります。私は、DACをすることについて、現在の。
どのように標準かソ¥ース私は単位電流の関数推定として生成"降伏
単位電流源トランジスタとして機能¥する領域偏差"最小のゲート"と
"のは、ゲート電圧のオーバードライブ。、もしあなたが、知っているの詳細を私にしてください教えてください。
本稿では、"は"12ビット組み込み精度高速CMOS DACの
ありがとう。

 
申¥し訳ありませんが、添付ファイルを、この必要があります表¥示するにはログインしての

 
あなたは、紙のIEEEすることができます参照して:

ステアリングD / Aコンバータ、正確な統計量モデルのためのCMOS電流

私は紙ですこのためにも探して。

本論文を共有するか、それをする場合を得ることができる?地域のゲート分、手順を次のことが推定使用します。

(1))デルタ(私の計算/私の要件からのINL要件と収量。
(2)上記の用紙に記載の計算ワット* Lをから(得られた式1)を使用し
(3)現在のユニット計算ワット/ lからLSBの
(4)とW、Lを決定する(2)と(3)

感謝

 

Welcome to EDABoard.com

Sponsor

Back
Top