CMOSの高速アナログカンプを設計する方法

A

andy2000a

Guest
VCC = 3.3V〜12V、およびボルト= 500mVの、delaytime <5nsのと、入力がパルス信号<10ns以下、ラッチのないクロック信号の高速comparateを設計する方法である比較する?スーツそのトポロジをば? 2_stageまたはfoldcascode?私は2ステージが小さい領域であると思うが、速度は遅いです..ありがとう
 
&lt;img src="http://gallery.dpcdn.pl/imgc/Lab/61054/g_-_550x412_-_s_61054x20150217132446_0.png" alt="image" /&gt;Ostatnimi czasy namiętnie poszukujemy kart do przechwytywania obrazu z urządzeń, które przesyłają go po HDMI. Testowaliśmy już chińskiego „noname”, który okazał się być w zależności od sterowników Tridentem lub TimeLeakiem, sprawdzamy cały czas kartę od AverMedii, a niedawno w nasze ręce wpadła markowa karta firmy Blackmagic Design – DeckLink Mini Recorder.

Karta nie należy do tanich, jej&amp;hellip;&lt;img src="//feeds.feedburner.com/~r/dobreprogramy/Aktualnosci/~4/zCkXT1iV48w" height="1" width="1" alt=""/&gt;

Read more...
 
我々は2段のOPA ->コンパレータを使用する場合の方法によって、我々は、遅延時間を<20nsのを満たすことができる..私は2ステージOPAが他より容易な設計だと思う..
 
折り返しカスコード、電流コンパレータとデジタルインバータの直列接続されている:私は以下のカスケードを使用するために必要なもの、と思う。
 
2段のコンパレータの速度に小さいので、再生(ヒステリシス)コンパレータを使用しています。それはuを非常に高速speeds.uを与えることができるヒステリシスを備えたコンパレータの詳細を設計するためのアレン&hollbergで"CMOSアナログ回路設計"を参照することができます。
 
私はプリアンプをお勧めしてから、ラッチ回路が続くだろう
 
2段階の単純なオペアンプとインバータドライバ出力。ラッチ回路は、それは難しいが追加されます
 
VCC = 3V3 - > 12V!よろしいですか??これは、CMOSに不可能です!
 
シンプルなプリアンプと2のインバータは、あなたの条件を満たすこと
 
あなたがクロック信号を使用しない場合、ラッチCKTを使用しないでください。
 
男をしてください - ポストでは、個人的に12Vのゲートを見ているかどうか、コンパレータに関するものではない。私はかなり頻繁に使用することを5V、16V、および30Vのゲートを持つプロセスを持っている。私は君たちが見えるように示唆している。アンディの質問に戻る....トリックは高速であるために(内部)電圧振幅を小さく維持されます。電流コンパレータのスタイルはOKですが、彼らは他のVDD - GND間をスイングすることはできませんので、ノードをクランプすることは非常に遅くなります。私は3の低ゲイン(10以下)して差分アンプ(抵抗への出力)、高電圧の低電圧トランスレータのカスケード接続を考えています。最終的な出力は、インバータのようになります。トリックは、0〜VDDからそのインバータのゲートを駆動するために必要ですが、最後の差分の段の出力は、おそらく0 - 1Vです。あなたは、レベルシフトを反転するには、2つのNMOSを使うことができますが、それは十分に速くなるかどうかは分からない。おそらく2 - 3nsので差分アンプを介して取得できますが、その出力のインバータを駆動すると、耐えることができるよりも遅くなる場合があります。リーの本は(CMOS CKT DSN、シミュレーション、およびレイアウト)が2nsのレベルシフトを取得できない場合はあなたのために働くことが10nsのコンパレータを持っています。
 

Welcome to EDABoard.com

Sponsor

Back
Top