3.3VのMOは5Vの入力

O

okguy

Guest
誰がレギュレータにすることができます参照してくださいチュートリアルや論文、LDOのかのDC - DC)で、5V入力1.2Vまたは(1.8 MOは、設計プロセスで唯一の3.3V MOSおよび低電圧?

おかげで、
OkGuy

 
使用大規模な長さのトランジスタ、スタック構¥造を使用します。

 
VGSは事項は:電圧を作るソ¥ースは、ゲート電圧に従ってください。回路を確認して高電圧チャージポンプ。

 
こんにちは、私は質問を抱く経験を。
まず、3.3vのは>の必要を避けることVGSはVgd。
ルール場合Vdsを>は、3.3V、分よりも長くなるLがshoud、3回は効果が十¥分にホットキャリア、のために。
しかし、電源を切るに問題がある、それは問題に難しい電力信頼性のダウン電流がなく。

 
ハワイ、みんな!!!!!!
メソ¥ッドを除外panyiの、どのように回路をすることができますこの我々が設計?などの構¥造の回路から変更する?
誰がデバイスをすることができますを与えるニュースを私に???感謝

 
入力ノードは、=ゲートのNMOSでGを渡すに接続するv3p3
のS = inverter_inputのD =。入力がレールを超えるロジック
それは可能¥性がありますオフになってカットからさらに充電裁ち落としを小さく(
良いアイデア)。グレート場所抵抗プルアップを入れ、入力
いずれかの場合に必要なの。

 

Welcome to EDABoard.com

Sponsor

Back
Top