1.024MHzのに10MHzのクロ​​ックに変換する方法

A

arash rezaee

Guest
一人一人こんにちは。私は、1.024MHzのに10MHzの水晶クロックを変換したい。誰か、私は方法を知っているPLLが、私は `tでそれを行うことができます教えてくれました!?彼は私にMC145152 PLL ICをsugested。また、私はFPGA内のDCMで我々は時計を作成することができますこのウェブサイトからの読み取りが、私は10MHzの入力を入れたときには、出力の18MHzから300MHzまでであることができると言いました。私は助けを必要と私はあなたの助けを本当に感謝しています。に関してアラシュ
 
1.024MHzの与えるために256を掛け、それを4kHzの与えるためにあなたが2500で10MHzのを分割しなければならないPLLを使用して、いくつかの方法があります。おそらくデュアルモジュラス分周器は、より効率的にそれを行うことができます。ブライアン。
 
非小数(=追加のジッタを生成しない)PLLは、最小の整数の周波数比として625分の64を使用します。 FPGAインプリメンテーションは、オプションであれば、望ましいPLLで128 MHzの(64/5)を生成し、ロジック·ファブリック内の1月25日ポスト分周器を実装します。
 
返信ありがとうございます。私は `tのPLLについてのアイデアを持っている。あなたは、PLL回路(多分回路図付き)の詳細について説明することができます。だから私はconfugure PLL IC(64/5)どのように生成することができunderestandことができます。に関してアラシュ
 
アラシュこんにちは親愛なるだけで1.024 MHZを作成するには、あなたにとってそれは重要ですか? 1MHZに問題はありますか?最高の願いゴールドスミス
 
ゴールドスミスうんかわいい。それは本当に重要だと私は(実際にはそれは1.048576MHzである)1.024MHzの必要があります。それは私のデザインのような周波数を持つことが本当に重要です。よろしく
 
なぜマイクロコントローラ?あなたはそれで、この周波数を達成することができます。しかし、PLLと、私はすべてのアイデアを持っていない。幸運ゴールドスミス
 
よく私は、FPGA内部の私のデザインの一部に、この周波数を必要と私はそれを生成する方法が分からない。あなたはどのように私はマイクロコントローラとそれを行うことができます私を知らせることができます?
 
[QUOTE =は、金細工、1064642]それはちょうど1.024 MHZを作成するには、あなたにとって重要ですか? 1MHZに問題がある[/QUOTE] [QUOTE =アラシュrezaee。1064644]?うん。それは本当に重要だと私は1.024MHzの(実際にはそれは1.048576MHzである)[/QUOTE]が必要です。アイデア:他の方法で回避:10 MHzのが与えられた、または変更されることでしょうか? yesの場合、許容範囲は何ですか?
 
こんにちは。 10MHzのは重要ではありません。使用可能なすべての結晶が配置することができます。ただ、出力周波数が重要である。
 
2.097152 / 2 = 1.048576 4.194304 / 4 = 1.048576 22.00000 / 21 = 1.047619(0.1%以内に、あなたがこれを調整するかもしれない可変コンデンサを含む離散結晶回路付)。
 
こんにちは。 10MHzのは重要ではありません。使用可能なすべての結晶が配置することができます。ただ、出力周波数が重要である。
10MHzのが重要でない場合は、10 10.48576 MHzの水晶を使用して分割します。ブライアン。
 
PLL付き[/B] FPGAは、アプリケーションで使用されている場合はには、正確な1.024 MHzのフォーム標準の結晶を生成するのは簡単です。あなたは、この場合のappoximationを考える必要はありません。関与しない "PLL設計上の問題"もありません、あなたはそれぞれのコアジェネレータまたはMegaWizardでのパラメータ化とそれはそれです。
 

Welcome to EDABoard.com

Sponsor

Back
Top