高インピーダンスVerilogの

B

bajji_boy

Guest
こんにちは皆

Verilogの変動がある場合には
、 ノードのモデルへの道だったかと思いまして。私は
、 実際
には スイッチ
( を含むための単純なモデル
で 作業され
、 そのオン抵抗) 。何ですかを希望
の 場合
、 スイッチがオフされている出力ノードフロート'には...

乾杯
Nihit

 
また、 2つのことを行うことができますRoffやオープンスイッチ
の いずれか大きい。私は
、 シミュレーションの収束の最初の方が好きだ。

ですから
、 あなたが

Vの(を) < (イン、
アウト ) *ロン;

の状態で、どちらかだろう

Vの(を) < (イン、
アウト ) * Roff ;

または

私は(人) < 0 ;

この期待に役立ちます。

 
応答solidstate
いただきありがとうございます
私は、 私は
( 人
) < 0 が、後者の推測を試みたとして、私Vの(人
) 以来
、 収束の問題を与えたのフィードバックループに接続された。

私が最初のモデルを試してみて
、 あなたに戻らないされます...

乾杯

 

Welcome to EDABoard.com

Sponsor

Back
Top