電流ステアリングDACは、グリッチヘルプ

W

wang.yuanzhuo

Guest
回路セル12分後に追加されました:

<img src=¥"http://images.elektroda.net/25_1208627557_thumb.jpg¥" border=¥"0¥" alt=¥"Current steering DAC,glitch help¥" title=¥"電流ステアリングDACは、グリッチヘルプ¥"/>

追加11分後:私は
、 古典的な電流ステアリング回路を使用DACの設計だ。しかし
、 私は大規模な固定出力電圧範囲が必要です。
これは、バイアスでも大規模なグリッチスイッチの共通のソ¥ースノードM3とM4("300mv)で大きなステップを引き起こすvb1ノードです。vb1を読み込んでいますので、そうでないリカバリを迅速かつ私の設定が悪いですが重いです。私てvb1とvb2のノードでは、しかし
、 大規模なキャップを追加し
、 今もグリッチを抑制することはできません。
いずれかの私にグリッチを抑制するため
、 またはvb1の回復を迅速にいくつかの提案いただけませんか?
たくさんのありがとう

 
私は
、 林の地域には
、 スイッチPMOSの変更フォーム土曜地域の中には
、 出力ノードが0Vから1Vまで上昇していると思う。

場合は
、 スイッチの制御電圧を十¥分に(もっと見る)M3用プラスは(土地域)飽和状態のままに低く
、 また
、 場合は
、 出力ノードの立上り。または別の用語M3にして
、 追加の切替カスデバイスです。

だから私は
、 効果missdimensioningのためだと思う。

 
どうもありがとう。
林地域のスイッチPMOSの最大の問題です。今私は
、 制御電圧が上昇しようとしている。
ご提案をいただきありがとうございます

 

Welcome to EDABoard.com

Sponsor

Back
Top