脅威のCMOS出力

A

ashad

Guest
、こんにちは

私はお聞きしたいことオフの状態のCMOS電源の脅威の出力は何。

問題はcurrrentですそれにシンクを開始私は接続2人は一緒バッファを1つの場合、1つのように1回バッファオフバッファがします。

私は午前使用して、CMOS出力バッファを

してくださいについては、このに役立つ私

感謝

 
あなたは、バッファを意味するのCMOS。状態かオフインピーダンスの高いことがある?

 
私は出力をCMOSの午前用いること74ACT245を...

私は状態に尋ね、通常オフCMOS回路中の出力impeadenceものです。

 
CMOSがある2 FETのFETの出力、1つのP - FETと1個のN -。両方がオフになって状態は高インピーダンスオフになります。時のP - FETが参照してくださいあなたは行ってVddを( V)を出力値。時のN - FETが出力されるのを行う場合は、参照してくださいVssに値)(接地。

そのため、CMOS出力は0になります論理、Vssに、またはグラウンドに実際に行われました。シンクのいくつかの回路電流この。ときに出力が1論理ですが、デバイスのでVddをレベルまたは Vを。これは、回路ソ¥ースの状態のいくつかの電流です。

回場合のCMOSすべてでグラウンドデバイスはしないか、または高インピーダンス制御をV 出力ピン、その後、CMOSの意志でください。通常、これはオームですカップルは100。楽器、テキサスノートを参照してくださいこれら:http://focus.ti.com/lit/an/scha004/scha004.pdf私が記載され参照してください、そのデバイスを使用するが、3状態の能¥力を持ってデータシートは、インピーダンスの高インピーダンスは多くの方法については詳細ではない与える多くの。これは、参照のCMOSたりする利用可能¥な別のデータシート。

私が見つけたこと....

.

それはIozのは= 5.5V/5uA = 1.1Mohms。これはであり、最小のインピーダンスよりすることができます。もう1つのデータシートは2.2Mohmsを示しています。

ここではデバイスをいくつか有用な情報は、状態の接続3:

http://focus.ti.com/lit/an/scla015/scla015.pdf
 

Welcome to EDABoard.com

Sponsor

Back
Top