G
Guest
Guest
皆さん、こんにちは、
私は、ヘッダーHE14を通じて午前設計接続ボードは、システムを2つ。
マザーボードのクロック局部発振器が下にいくつかのロジックを実行します。安定結晶基板の娘に位置します。
私はGPIO4、午前は娘のボードの製造元、GPIO3で、GPIO2のGPIO来ると結晶のいくつかは、他の。
そのため、ボードがGPIO1結晶で、そのおり、GPIO2、ピンがGPIO3は、GPIO4は、標準IOSは、それぞれが結晶はGPIO3では、GPIO4は、ピンGPIO1、GPIO2はIOの標準。
ているIOのピンは翻訳電圧いる供給から5Vへのマザーボードのロジックを3.3に。
システムは、対象となるの結晶回路が非常に類似してボードはエミュレーションシステムのマイクロコントローラエミュレーションですコンデンサから接続された場所のクロックを取得マイクロコントローラと。
課題は)(デバイスです見つける選択マルチプレクサ)が発生する振動を防止するわけではない20 1からも様々な結晶幅(ビルド受け入れる発振器周波数
ビルドをする方法についてのアイデア任意の?
の支援私をたくさんいただきありがとうございます。追加分後10:申¥し訳ありませんが、私は与えるために忘れて回路図をので、ここでは:<img src=¥"http://images.elektroda.net/68_1222616438_thumb.jpg¥" border=¥"0¥" alt=¥"Switching crystals¥" title=¥"結晶スイッチング¥"/>
私は、ヘッダーHE14を通じて午前設計接続ボードは、システムを2つ。
マザーボードのクロック局部発振器が下にいくつかのロジックを実行します。安定結晶基板の娘に位置します。
私はGPIO4、午前は娘のボードの製造元、GPIO3で、GPIO2のGPIO来ると結晶のいくつかは、他の。
そのため、ボードがGPIO1結晶で、そのおり、GPIO2、ピンがGPIO3は、GPIO4は、標準IOSは、それぞれが結晶はGPIO3では、GPIO4は、ピンGPIO1、GPIO2はIOの標準。
ているIOのピンは翻訳電圧いる供給から5Vへのマザーボードのロジックを3.3に。
システムは、対象となるの結晶回路が非常に類似してボードはエミュレーションシステムのマイクロコントローラエミュレーションですコンデンサから接続された場所のクロックを取得マイクロコントローラと。
課題は)(デバイスです見つける選択マルチプレクサ)が発生する振動を防止するわけではない20 1からも様々な結晶幅(ビルド受け入れる発振器周波数
ビルドをする方法についてのアイデア任意の?
の支援私をたくさんいただきありがとうございます。追加分後10:申¥し訳ありませんが、私は与えるために忘れて回路図をので、ここでは:<img src=¥"http://images.elektroda.net/68_1222616438_thumb.jpg¥" border=¥"0¥" alt=¥"Switching crystals¥" title=¥"結晶スイッチング¥"/>