私はアップ/ダウンのみゲートを使用してカウンタを2ビットを設計すること

S

santumevce1412

Guest
ゲートのPlsはVerilogまたはVHDLコードを書くいけないとだけ使用してクリアとカウンタ2ビットアップ/ダウンを設計...
 
Googleの画像検索エンジンを試してみてください
 
私の考え方は:まず、そのデータ入力にフィードバックし、その逆出力とDFFを2で分周器を形成している。シリアルの2つのような分周器は、(1番目のDFFのデータ出力が第二DFFを接続する必要がある、との両方DFFのデータ出力は、カウンタの2ビットの出力となる)一方向にカウント、使用する2つのビットのカウンタを与える置く。リセットは、両方のDFFのリセットに接続する必要があります。後方は、カウンターにするために、私の提案は(00 01 10 11 11 10 01 00になるように)出力を反転することです。
 
方程式:Q0 = CLEAR"Q0"Q1 =(CLEAR"UP"Q1'Q0')+(CLEAR"UP"Q1 Q0)+(Q0"Q1 UP"CLEAR)+('Q1 Q0 UP"CLEAR)
 
ここに4ビットのカウンタです。 2ビットのカウンタを取得するには下の2つのフリップフロップを削除するには問題ありません。
 

Welcome to EDABoard.com

Sponsor

Back
Top