無負荷時の安定性のために、最悪の場合?

A

analogmind

Guest
なぜ無負荷時のオペアンプの安定性解析のための最悪のケースですか?我々は負荷抵抗を持っている場合、安定性の分析を行うとどうなりますか?安定性解析をしている間(すなわち、ブレークループテスト)なぜ我々は負荷容量を持っているか?なぜ必要安定性解析をしている間私たちは負荷抵抗がありますか?
 
通常、出力ノードに大きな負荷がかかって非支配的なポールを貢献していきます。負荷が0Aに削減されたときただし、このポールは低周波数のポールになります。無負荷時には抵抗が高いことを意味します。 RCは大きいものと考えられる。ループを解除するには、plsは(> 10GH)大きなインダクタを使用します。
 

Welcome to EDABoard.com

Sponsor

Back
Top