浮動小数点のFPGA ...

D

dineshrayar

Guest
それは、VHDLまたはVerilogの浮動小数点演算を設計することは可能ですか...?それがFPGA内inpliment浮動小数点デザイン(任意manufacturar)することが可能です...?
 
これは、任意のベンダーの機器と基本的に可能である。原因synthesisableフロート演算が内蔵されていないのHDLコンパイラには、それぞれの設計コンポーネントを必要としています。彼らは通常、FPGAメーカーから提供され、例えば、アルテラのQuartusは浮動小数点を持っているのメガファンクションとする。また、第三者からの演算コンポーネントまたはFPUを使用することができます。 Opencores.orgは、いくつかのデザインを持っています。一般に、浮動小数点演算では、大規模なリソース要件があります。したがって、設計構造はよく検討すべきである。
 
浮動小数点ユニットは、CPUの特殊部隊であり、それはまた、デザイナーがVerilogまたはVHDLで設計されています。
 
いつか '実際の型は合成でサポートされる予定ですが、今日それが唯一のシミュレータで動作します。 FVMが提案しているように、あなたのHDLに浮動小数点のモジュール/コア(おそらくあなたの合成ツールに付属)をインスタンス化できます。彼らは、あなたのデザインに接続する必要があるモジュールをインスタンス化されていることを覚えておいてください。例えば、ここでは、ザイリンクスの提供です: http://www.xilinx.com/products/ipcenter/FLOATING_PT.htm
 

Welcome to EDABoard.com

Sponsor

Back
Top