最良のトレードオフのためにどのように次元ラッチ型コンパレータ

R

rivendu

Guest
こんにちは、私はアナログ回路設計の初心者ですとコンパレータの設計に興味があります。私は、JPEGファイル内のそのようなラッチ型コンパレータのための最高の寸法を推定する方法について知りたい。このコンパレータはネットが電圧VDDがあり、どれがVSS持っているかを決定するバックツーバックインバータを持っているので、各トランジスタは、相手と同じ大きさでなければなりません。あなたは、各トランジスタの幅と長さの値を設定する方法を方法を知っていますか?もう一つの質問は:この65nmプロセスのような小さな技術で使用可能なコンパレータ回路の種類と同様で、大きな(例えば600nmの)ですか?感謝
 
リミットが0であるM11とM1 AMD M2は高速でなければならないので、彼らはスイッチですのでM7and M9及びM10とM8は等しくなければなりません
 

Welcome to EDABoard.com

Sponsor

Back
Top