必要パッドVSSは方法/計算数をVDDには、

P

Prasanna

Guest
どのように現在のことに十¥分あるのチップを供給/ VDDに番号を私が使用して、より正確な分析や手順を決定するVSSの必要があります私は電力(メモ帳)/グラウンド
チップのコアと電源とI / Oパッド。

また一般的に電源の種類は2つのパッド。
(1)はVDD / VSSのコア。
(2)OをVDDを/ / VSSの私
どのようにそれらの数を決定する。

事前に感謝

Prasanna

 
一般的に入力の場合は、ペアを使用して以下のVDDに/ VSSのことができます

出力の場合は、ペアをVSSの必要が使用するよりはVDD /。

パッドからの出力は入力パッド消費よりも現在の多くの。

詳細の決定は、負荷容量と判断して、回路の速度です。

言葉で別の場合は、整合性とする必要があります保つすべての信号はきれい。宜しく
Prasanna Kumarは書き込み:

どうすれはVDD / VSSは(電源/グランド)パッドの数を決定するために私がチップに十¥分な電流を供給する必要があります、より正確な分析や手順を使用することができます

チップのコアと電源とI / Oパッド。またパワーパッドの2種類が一般的です。

(1)はVDD / VSSのコア。

(2)/ VSSのI / OのためのVDD

どのようにそれらの数を決定する。事前に感謝Prasanna
 
、こんにちは
私は量を考えるのO /私の場合は、必要応じてデータシートパッド、計算
パッドのI / O。

 
私はフステルの視点を同意します。
しかし、私は、ビューを追加する私:EMCルールを考慮する必要があります。

 
パッドをする場合の電源に必要な計算あなたはどのようにデータブックのASIC使用してライブラリを数式を通常必要になります見つける。例えば:

VDDに/ VSSは(1)[コア電源]
パッドのペアのVSS番号のVDD / = | 0.001 ×(0.0247 xはS 0.0047)× Gのx fは/ Iem |ラウンドアップ
0.001)がされる順序の制御因子(μAの- > mAの
0.0247)がいるMHzの/電流スイッチング1ゲート(μAの平均
0.0047は平均隠しMHz当たり現在のゲート(μAの/)
S)が0.5のI /内部ロジックは推定スイッチング0.1活動(通常はOの
Gはデザイン数のゲートの合計
FはMHzの動作周波数である
IEMは)ルール(40mAのエレクトロマイグレーション電流制限1に基づいてVDDに/ VSSのパッドのペア

パワーパッドのIOをもっと数式がご利用いただけます。
時にはのIOパッドはドライバ出力される分けてプリドライバと。
また、いつでも)が出力スイッチングていると考えてエレクトロマイグレーションおよびSSOを(同時。基本的にパッドがNonSSOとSSOて分割する。
SSOのためにそれからする分野のVDDは、ペアのVSS /エレクトロマイグレーションとノイズ数を大きくパッド。
合計VDDが/ VSSのペアは、エレクトロマイグレーションをされ、その後、プラスNonSSO VDDは/ VSSの検討のペアが。ライブラリのファウンドリー/リポートの場合は、ライブラリが用データブックの情報を見つけることもないので、いい式を。
実際には与えられた情報をもっと見るノイズ(SSO)と線幅(エレクトロマイグレーション)です。
残りはあなたがデータブックライブラリ知っておくべきのASICのインスタンスから。

ホープは、この混乱するのに役立ちます

<img src=¥"http://www.edaboard.com/images/smiles/icon_smile.gif¥" alt=¥"笑顔¥" border=¥"0¥" />
 
私はパッドと思う3つの電源番号をの事実が制約。
1。DC電源の消費。
2。SSOのniose可能¥性があります。
3。ESDは、ご検討ください。

 
することができます前もって評価するコンパイラを電力使用できますか?

 
しかし、私は、現在の合計だけですできます疑いパワーコンパイラをconsiiderがossのesdの、有料は注意を。

 

Welcome to EDABoard.com

Sponsor

Back
Top