小さなリファレンスハイスピードのコンパレータを設計する方法

A

andy2000a

Guest
いくつかの電源IC設計ではパワーMOS Vdsでボルトとこのボルタを検出する必要性は非常に20〜30mVの(RDS *現在の)小さいと誰が小さなボルトカンプを設計することです? <30mVの多分OPAは大きな相殺されているので..と私はシリーズコンプ高解像度を使用しますが、場合、低速になります..
 
地面近くで電圧を検出するためにPNP入力段を使用して、電圧<GNDを検出するためにPNPレベルシフト+ PNP入力段を使用してください。また、PNPは、本質的に低相殺されているでしょう。第二段階のオフセットし、最初の段階で(20-50)低利得維持は重要ではありません - 多分、CMOS差動アンプはokです。
 

Welcome to EDABoard.com

Sponsor

Back
Top