寄生成分を最小化する方法?

P

pankaj.patil

Guest
ハロー卿どの寄生成分(インダクタとコンデンサ)PCB製造におけるRF周波数で来る不作為を最小限に抑えるために?回路に与える影響とは何ですか?とどのように最小限に抑えることができますか?私はこのについての私の基本をクリアできるようにサー、あなたは私のブックやアプリケーションノートを示唆することができますか?ありがとう
 
1:PCBの寄生容量を最小限に抑えます。直接2以下のグランドプレーンを基準にして、トレースの長さを減らす。並列3で実行されている隣接するトレース間のギャップのスペースを増やします。 1:PCBの寄生インダクタンスをminmiseするビアの使用は避けてください。並列2で実行されている隣接するトレース間のギャップのスペースを増やします。ビア3の使用は避けてください。つの平面(異なる根拠の)間にトレースを実行しないでください。
 
あなたは電力供給を増やすか、底の放射を最小限に抑え、マルチレイヤPCB、材質の基板を使用するようにグランドプレーンを作成することができます、動作周波数に非アクティブにしてください。 、できるだけ小型の回路素子を作る/使用してみてください!
 
動作の回路の周波数に応じて、あなたの利益のために基板の寄生R、L&Cを利用して検討し、伝送ラインを設定できます。あなたがMHzの数十程度であれば、構造物のそれらのタイプがあなたのためではなく、お客様に対して正常に動作しなくなる可能性が。チェックアウト[URL = http://www.microwaves101.com] Microwaves101.com [/URL]、または、より直接的に[URL ="http://www.microwaves101.com/encyclopedia/transmission.cfm"] Microwaves101 - 送電線[/URL](おそらくマイクロストリップ、または多分ストリップライン)。
 
PCBの寄生容量を最小限にするには:1。直接2以下のグランドプレーンを基準にして、トレースの長さを減らす。並列3で実行されている隣接するトレース間のギャップのスペースを増やします。 1:PCBの寄生インダクタンスをminmiseするビアの使用は避けてください。並列2で実行されている隣接するトレース間のギャップのスペースを増やします。ビア3の使用は避けてください。つの平面(異なる根拠の)
の間のトレースを実行しないサンキュー卿卿は、あなたは私このためにどんな本をお勧めできますか?可能であれば私は本をダウンロードするためのリンクを送信。ありがとう
 
ハワードジョンソン[URL = http://www.signalintegrity.com/]信号コンサルティング株式会社 - 博士ハワードジョンソン[/URL]彼は様々なアプリケーションのためのPCB設計上のいくつかの書籍や論文を書いた。別の教祖は、スティーブンホールです。
 
enjunearするには、アナログ設計の芸術を見逃す?マイクロ波理論の本:私たちの回路と出力のSパラメータ、ブラックボックスのテスト信号。
 
こんにちはこの要素のための最良の本は、インダクタと容量に関する完全な情報が含まれているbahlでコンパクトな要素です。
 
[QUOTEは= phongphanp; 915090] enjunearには、アナログ設計の芸術を見逃す?マイクロ波理論の本:私たちの回路と出力のSパラメータ、ブラックボックスのテスト信号[/QUOTE] OPの信号がで動作しているかを周波数レンジ/立ち上がり時間への参照無しで、私は良い答えを与えることはできません。それは単に適切なTLの構造を作り、そこにまでなってきた場合は、問題の多くを解決することができます。私は時々(それらが適切に行を設定することを忘れない、そしてそれらのジッタ性能が崩壊してしまう場合は特に)のことを学ぶと連動デジタル人:ウィンク:
 

Welcome to EDABoard.com

Sponsor

Back
Top