安定バイアス回路機能¥付きの有効/無効CMOSで

W

wylee

Guest
CMOSのか誰もが機能¥を無効にするリファレンス回路を可能¥にする/電圧バイアスを設計する方法を知っている?

通常安定したバイアス基準点は、負荷PMOSのサイズの等しいチェーン生成さから。どのように変動することができます温度およびプロセス私たちが安定した改善circuitary無効/これを可能¥にする?

<img src=¥"http://www.edaboard.com/images/smiles/icon_question.gif¥" alt=¥"質問¥" border=¥"0¥" />
 
セリエAさんはPMOSスイッチソ¥ース港湾気象現在のすべての、その後、利得を現在の選択スイッチを制御できます

 
それはしかし、良くはないがどのようだ行わ時には使用することができます。

バイアスネットワークは、実際のICのネットワークを殺すのゲートバイアスをオフ電圧をシャットダウンします。

ミラーのPMOSセットの場合は、間にPMOSを追加したい接続VDDとゲート。今ときでは、このPMOSを向ける、それはVDDミラーにあなたの門をすべてのプル電流をバイアスシャットダウンをオフに。

NMOSのミラー、同様のトリックを除いて、現在のシャットダウントランジスタは、ですNMOSと地面のミラーにNMOSのゲートをあなたのプル、電流をNMOSのシャットダウンオフにします。

願って、これができます!

 
も、どのような技術の2つの間にある違いは?同じような。

 
いやではなく、同じ-使用PMOSをあなたがする場合取得グリッチデバイスを渡します。

 
ので、実際には、2番目のメソ¥ッドが使用されます。も、知識を共有するのおかげです。

 
なぜグリッチを得るもし私が使用pMOSの?
もかかわらず、私のデザイン私のようにゲートがオフNMOSの実質的に使用するアプローチで

 

Welcome to EDABoard.com

Sponsor

Back
Top