削減

F

fahadislam2002

Guest
こんにちは...
私はproject.It私32MBのSDRAMアンバッファードモジュールのマイクロン午前使用してピンを備えて168。
最初に私は)持っピン36個のモジュールをだから(有する18チップ上の各用とVSSのVDDを有するものだったit.Soそれはチップ。
だから私はピングラウンドおよび削減数をの電源ピンを持って、別のSDRAMの36もあるモジュールを有する唯一のまだ4 Chips.Butします。混乱今すぐimaのは少しの混乱は、VDDの中にこれらのピンは、(のVSS VDDとVSS)に接続内部で別SDRAMとseperatlyそれらのいずれかをそれぞれ接続してするモジュールまたはi。混乱カウンタ部品それが見える他のピンは、見えるように手がので........... PCBの私です私はseperatly提示ので、それらを持っている接続seperatlyで、その、、、などので、ピンは、モジュール接続されて内部のSDRAMピン上の任意の2つのVSSを適用VDDと....十¥分な

<img src=¥"http://www.edaboard.com/images/smiles/icon_mad.gif¥" alt=¥"マッド¥" border=¥"0¥" />

.....何を考えて

<img src=¥"http://www.edaboard.com/images/smiles/icon_confused.gif¥" alt=¥"混乱¥" border=¥"0¥" />

なぜピンを削減する私が低減するようにピンをプリント基板をしなければならない私は、そのBanq(スロット)。
およびを簡単に私のPCBに(レイヤ可能¥シングルにすることはコストを削減するには

<img src=¥"http://www.edaboard.com/images/smiles/icon_smile.gif¥" alt=¥"笑顔¥" border=¥"0¥" />

)。また、ピンすぎると基板ではないpossbleするか両面に1つ。必須1 - Plzを提案観測について、混乱をあなたの経験、知識、ロジック。
2 - Plzは、ソ¥リューションを提案するいくつかの他...感謝

 
PCB上のお金を節約しようとするかではなく、あなたがGND層を内部のVCCのボードを4層以上のだろうが必要で使用
また....時計のようなものを使用することを確認するバッファと、フィードバックお金、と見て時間を無駄の上にヒノキ彼らがそれを、それ以外の場合よろしくお願いいたします。

 
あなたは、PCBとVSSピンを個別にVDDにする必要があります接続する-かどうかは、モジュールですに内部で接続さは無関係です-あなたはまだ供給する電源モジュールときれいにVSSのペアを/適切に分離する各VDDに。飛行機をする場合の電源がないあなたが、これはIMOの安定は非常にしませんが。

 

Welcome to EDABoard.com

Sponsor

Back
Top