低SFDR性能¥差動DACで

V

vijayviswam

Guest
私たちは、12ビットの電流ステアリング出力DAC differentail設計した。しかし
、 低SFDR性能¥を提供します。フーリエ解析第三高調波我々がアーキテクチャを変更すると第三高調波を減らすことができる非常high.Howを示しています?

 
<a href="http://www.komputerswiat.pl/blogi/blog-redakcyjny/2010/09/co-mysli-google-o-polakach.aspx"> <img align="left" src="http://www.komputerswiat.pl/media/2010/271/1420423/google-suggest-zaj.jpg" /></a> Prawda jest taka, że najpopularniejsza wyszukiwarka internetowa wcale nie ma o nas dobrego zdania.<img width='1' height='1' src='http://rss.feedsportal.com/c/32559/f/491281/s/e393ebd/mf.gif' border='0'/><br/><br/><a href="http://da.feedsportal.com/r/78872062795/u/0/f/491281/c/32559/s/238632637/a2.htm"><img src="http://da.feedsportal.com/r/78872062795/u/0/f/491281/c/32559/s/238632637/a2.img" border="0"/></a>

Read more...
 
uは第三しようとする高調波を削減する理想的なローパスを追加できますか。を第二の代わりに第三が奇妙だ。Ŭように私達は助けることができます回路を投稿できますか?

 
vijayviswam:私question.How場合は
、 第三高調波の結果を得ることがありますか。

 
やあ
あなたの詳細を説明する必要があります。
何をあなたのサンプルレートは
、 何入力周波数です。?
よろしく

 
私は、詳しく説明します

1。私は
、 出力側の両方の第二高調波と高調波第4差動出力を使用するThatsなぜ第三席巻しているうちは取り消されます。そして
、 私は低い私の基本的な第三次高調波としては非常にそれに近いが減衰するフィルタを渡すと思います。

2。私の分析にスペクトルオクターブツールを使用します。

3。私のサンプリング周波数は80MHz、入力正弦波の周波数は20MHzです。

 
さて、あなたの第三高調波DACの不具合のため
、 今後は高い。なぜ2番目の高調波レベルは
、 差動DACの高さ(とhung_wai_mingによって指さ理解していない(時)hotmail.com)。したがって、スイッチのタイミングの世話をする。何を撮影しているセグメントの比率ですか?

もっと重要なのはどのようにあなたのINLですか?もしあなたのINLで、そこ体系的な非直線性が湾曲してください。しようとしないこと。12 - MOSFETのマッチングの制限のための較正用のビットを呼び出します。

フィルタリングは非常に悪いようにはなっ高調波を除去する。試してみては、DAC自体の問題を参照してください。ところで、あなたのFFTをやっている?は
、 一貫性のサンプリングがあることを確認します。

 

Welcome to EDABoard.com

Sponsor

Back
Top