位相検波器のデッドゾーン設計

Y

YCLO

Guest
すべてを扱う:誰もが位相/周波数検出器のデッドゾーンを設計のアイデアを持っていますか?何をPPLは通常デッドゾーンを設計する際に注意して、我々は2を持っているかもしれデッドゾーンの典​​型的な値(psの)〜5 GHzの周波数シンセサイザは何でしょうか?ありがとうございました!
 
あなたはの故意の位相検出器にデザイン不感帯をしたいですか?
 
はい..私はこれは奇妙に聞こえるかもしれない知っているが、私はあまりにもこのうちの一つが必要です。私は今、DLLを抱えている。私は完全なループをテストとして。私は入力周波数とフィードバックが(私の4段電流飢え遅延線から)常にこの〜500psの位相差を有することが分かった。これにより、PDはいつもどんなダウンが出てこないので、コンデンサとは決して放電を充電信号UPを生産し続けている。結果として、Vcontrolは+はVddになり、地面にVcontrolは、行く、と私は私のDLLがロックしないだろうと信じて.....
 

Welcome to EDABoard.com

Sponsor

Back
Top