ヘッドホンアンプの

G

Guest

Guest
こんにちは皆さん、私はヘッドホンアンプを設計するよ。私はすでにチップが作ったPSDのノイズレベルの高-100 dBVのようですが、私の設計仕様の:

DC利得:130デシベル
位相マージン:60度
カートリッジ:30MHzの
構¥造:折カス- AB級-出力バッファを
段利得:70デシベル- 50デシベル- 10デシベル
出力負荷:220uFまたは16Ω

と私の問題は、ヘッドホンアンプのノイズレベルを通常必要とされて120dbvまたは低いんだけど、ある- 100dbv。環境は明確である:は、VDD VCMは、GNDに、信号のノイズレベルのすべてについて、140dbvは、それ自体オペアンプ明らかに何か間違っている。

ので
、 ここで私がいくつかの容疑者だが、どうしたら、誰も私にいくつかのアドバイスや参照は
、 このトピックの情報を与える可能¥性があるオペアンプのノイズの問題が発生することはできますか?

1。ノイズの問題は
、 オペアンプの非によって引き起こされる可能¥性がある安定性、その権利は何ですか?
2。私のAB級の段階で動作している若干カットオフ電力削減のため、可能¥性が
、 この原因オペアンプが不安定と導入のノイズ?
3。私は高い"のように得るもの聞いて、ノイズの悪化"より多くのノイズオペアンプで発生するので、より高いDC利得、、その権利は何ですか?

すべての返信は、感謝感謝!

<img src=¥"http://www.edaboard.com/images/smiles/icon_cool.gif¥" alt=¥"涼しい¥" border=¥"0¥" />
 
直感書き込み:

こんにちは皆さん、私はヘッドホンアンプを設計するよ。
私はすでにチップが作ったPSDのノイズレベルの高-100 dBVのようですが、私の設計仕様の:DC利得:130デシベル

位相マージン:60度

カートリッジ:30MHzの

構¥造:折カス - AB級 - 出力バッファを

段利得:70デシベル - 50デシベル - 10デシベル

出力負荷:220uFまたは16Ωと私の問題は、ヘッドホンアンプのノイズレベルを通常必要とされて120dbvまたは低いんだけど、ある- 100dbv。
環境は明確である:は、VDD VCMは、GNDに、信号のノイズレベルのすべてについて、140dbvは、それ自体オペアンプ明らかに何か間違っている。ので、ここで私がいくつかの容疑者だが、どうしたら、誰も私にいくつかのアドバイスや参照は、このトピックの情報を与える可能¥性があるオペアンプのノイズの問題が発生することはできますか?1。
ノイズの問題は、オペアンプの非によって引き起こされる可能¥性がある安定性、その権利は何ですか?

2。
私のAB級の段階で動作している若干カットオフ電力削減のため、可能¥性が、この原因オペアンプが不安定と導入のノイズ?

3。
私は高い"のように得るもの聞いて、ノイズの悪化"より多くのノイズオペアンプで発生するので、より高いDC利得、、その権利は何ですか?すべての返信は、感謝感謝!
<img src=¥"http://www.edaboard.com/images/smiles/icon_cool.gif¥" alt=¥"涼しい¥" border=¥"0¥" />
 
こんにちはスコッティ

私は閉鎖を使用してループ(負)の抵抗フィードバックR2/R1によって
、 入力信号を増幅すると、ノイズレベルは、(1 R2/R1)で増幅され、ノイズからの入力としてモデル化され- referedノイズ..

したがって、R2/R1 = 1、ノイズレベル=- 100dbv ..あまりにも私にとっては大規模だ。

<img src=¥"http://www.edaboard.com/images/smiles/icon_evil.gif¥" alt=¥"邪悪な、または非常にマッド¥" border=¥"0¥" />
 
どのようにして
、 ノイズレベルを測定?アンプの入力終端になりましたか?何がノイズの測定に使用される帯域幅の?

 
こんにちはborber、私はヘッドホンアンプの出力をテストするFFTのプロットのマシンを使用します。ノイズレベルの電力をプロットしたスペクトル密度、およびオーディオアプリケーションのためには、周波数間隔は0に焦点を当てて〜22kHzのです。

 
場合
、 アンプの入力時に別の終端を試みたことがあります。例:オープン入力、短絡入力と47kohm。

 
90k/90kのフィードバック抵抗を使って閉鎖を入力して出力で100dbvノイズレベル、および入力、例えば出力で106dbvノイズレベル6dbv改善して開くと、それはノイズ自体がopで作成されたのは明らかだ。もし私が言う160k/20k、閉ループ利得= 8の増加は、私も(1 160 k/20k)/ 2回ノイズレベルがあります。

私は9万に45kからは少しノイズを低減することが抵抗を低減すると思うが、抵抗はすでに
、 チップ内にしている。

そこで
、 私のポイントは、ノイズオペアンプによって作成されるようで、何をオペアンプでノイズが発生する?熱ノイズ?一般的に
、 熱雑音のレベルを150dbv ..について記述してので
、 ノイズの主な問題になる可能¥性がありますオペアンプの安定性を推測する。

だから..誰オペアンプトポロジーとノイズレベルの間の経験を持っている?..もし私- 130dbvとオペアンプを設計する〜したい140dbvノイズレベル
、 または何を見るべきか?

 

Welcome to EDABoard.com

Sponsor

Back
Top