G
Guest
Guest
ハイテクのすべて:
パイプラインADCは、1LSBの全電圧誤差(バックADCの入力に呼ばれる)に十¥分な単調です。確実に単調増加性を保証するため、1/2LSB指定されても、この各ステージ1未満の全電圧誤差が/残りのステージのeffetive解像度の4 LSBの設計されるべきであるということです。どのようにi番目の意味を取得できますか?ありがとう!
関連論文:http://www.edaboard.com/viewtopic.php?p=675388#675388
パイプラインADCは、1LSBの全電圧誤差(バックADCの入力に呼ばれる)に十¥分な単調です。確実に単調増加性を保証するため、1/2LSB指定されても、この各ステージ1未満の全電圧誤差が/残りのステージのeffetive解像度の4 LSBの設計されるべきであるということです。どのようにi番目の意味を取得できますか?ありがとう!
関連論文:http://www.edaboard.com/viewtopic.php?p=675388#675388