トランシーバーのような信号は、ロードセルの信号と干渉?

S

seyyah

Guest
我々は、ロードセルを使用して重量を測定する装置を開発しました。それは通常の状態で動作します。しかし、トランシーバーのようにそれに近い実行される場合、それはデバイスに影響を与えるとデバイスは誤った値を示しています。ロードセルのケーブルはシールドされており、我々は適切に接地に接続すると、ケーブルは影響を受けません。我々はデバイスの近くにトランシーバーを移動した場合、それが影響を受けます。 PCB配線は一つのことですが、私たちは主にプログラムで問題を解決すべきと考えています。我々は、ADCとCS5532を使用してください。この問題を解決するために何を示唆か?私はトランシーバーのような周波数がkHzの範囲の数百にあると思う。ので、この種のノイズを除去するために我々何をすべきですか?ところで、我々は50 - 100spsコンバージョン率を使用。 〜2kHzのカットオフ周波数でのADCの入力の差動およびコモンモードのハードウェアフィルタがあります。
 
こんにちは、1)は、差動入力信号を持っていますか? 2)あなたは、デバイス上にファラデーケージを試してみました? 3)お客様は、調査するためにスペクトラムアナライザを使用していますか?それはあなたを助け願っています。 JoseMiguel
 
1 - はい入力は差動2です - ファラデーケージは、別のブランドがないファラデーケージを持っていない同じ機能のデバイスも、それが設計および製造ボックスを持っているので、現時点で実用的ではないとはこのような問題はない、従って私達は何かを行う必要がありますケージがない最初の。 3 - なし、唯一のオシロスコープ。
 
多分組み合わせたRFフィルタ(フェライトビーズを使用して、最小の設計は+コンデンサ)+低域通過フィルタ(また電源ライン上の適切なデカップリング)を使用する必要がある、接続された回路図の例を参照してください。
 
間違った表示はおそらく、ADCの入力段、追加の入力アンプ、または任意の外部保護ダイオードで整流されたRF信号によって引き起こされます。また、ブリッジ電源に影響を与える可能性があります。 "トランシーバー"は、通常、27又は433MHz帯を使用します。それは、問題がソフトウェアの手段によって解決されることを、非常にまれです。うまく接続ケーブルのシールドと回路のグラウンドと見なされ、ブリッジ電源の出力と差動測定入力のRFフィルタリングは役立つはずです。
 
​​[SIZE = 1 ]---------- 21時42分に追加されたポスト----------前のポストがあった21時33時----------[/サイズ] [/COLOR]彼らは私に言ったように、彼らは、通信距離を長くするために、その後、通常より低い周波数を持つ修正されたトランシーバーを使用しかし、私ドン" tは、正確な周波数を知っている。とにかく、ケーブルはシールドがあり、トランシーバーがその上にあるとき、我々は、それを正しく接地場合は愛情はありません。しかし、我々は直接開回路またはADCの上に移動する場合は、測定にかなりのスリップがあります。 ADCの回路の入力ラインはmister_rfの回路図のものと似ています。追加のバッファやアンプはありません。差動信号ラインにはダイオードもありません。しかし、私は正確にAFEの内部回路がわからない。それは、最初の段階でアンプを内蔵していますが、ダイオードまたは他の類似のものを持っている場合私はしません。
 
[引用]しかし、我々は直接開路の上に移動したり、ADC測定の大幅なスリップがあれば。[/QUOTE]これは正常な動作かもしれません。一般的に、敏感なelecronicsは十分なEMI耐性のためにシールドが必要になる場合があります。限り、あなたはデバイスの周波数と出力電力がわからないように、観察はほとんど無意味です。
 
私の友人は、デバイスと測定を行っています。私はまだ彼が私にロードセルのリターン信号を示し、周波数と振幅を知っていないと私はそれをスケッチしてみました。それは、添付ファイル内の1つに似ています。トランシーバーがオンになっているとき信号(直流成分)は、初期(直流成分)の値の%50以上を飛び降りている。それは、あるオフセットがあるようです。これはどのように排除することができますか?
54_1312633071.jpg
 
これは全体のPCBを設計し直す課す可能性があるので私の考えではグラウンドノイズがあります。グラウンドプレーンは、電気信号​​に共通の基準点を提供する、と彼らはまた、シールドに使用できるので、この点に注意を払う必要があります。に関連するいくつかの材料:[URL = http://www.analog.com/library/analogDialogue/archives/39-09/layout.html]アナログデバイセズ:アナログ対話:PCBレイアウト[/URL] http:/ / www.radiocad.com/_downloads/RF&EMCissues.pdf http://focus.ti.com/lit/an/szza009/szza009.pdf のhttp://www .celectronics.com/seminar/sample/IEEE11-9-05.pdf
 
はい、正しいかもしれないが、彼は何かを追加するには、再描画ボードを持っていたし、私はそれが描かれるのか分からない。私はまた、回路基板のこのタイプを設計することが困難であることを言及したいと思います。それは、アナロググランドとデジタルグランドを分離することが示唆されていない(実際には異なる意見が存在する)と、彼らは、リーク電流を(24ビットデルタシグマ変換器内部の回路に関係する)を防止する方法の最短、平均で短絡してください。ボードは小さく、それは24V、1の絶縁されている2つの12ボルト、10V、5V、3.3V、2.5Vレールを持っています。 4層PCB。私はそれが困難なPCBのパワー分布を設計するために見つける。任意の提案ですか?
 
私は、ロードセルのアンプ回路は、強力なRFフィールドに対する免疫を達成するためにシールド外部必要があることを、私の考えを維持する。テスト結果は、任意の定量的なデータを(周波数、電力/電界強度、距離)を与えるわけではないので、それはそれだけで通常動作、既に推測として、不適当なPCBレイアウトの特定の問題だとした場合や、決定することは困難です。一方、あなたは多くの設計での改善のためのいくつかの可能性を見つけることができます。 RF硬化で構成される - 連続的なグランドプレーンを - すべての電源ノードに対して複数の低インダクタンスのバイパスコンデンサ - 基板界面でのすべての電源および信号線用LCフィルタ - アナログチップに近い低レベル信号のための追加のバイパスコンデンサ残留RFを減らすために - 敏感な回路部品を介してローカルの盾
 

Welcome to EDABoard.com

Sponsor

Back
Top