クロックの再コンバージェンス悲観除去(CRPR)

B

balavinayagam

Guest
こんにちはすべて! CRPRは何ですか?私はCRPRが行われている理由の基本的な疑問を持っている...これは右の真のシナリオはできますか?実際に我々は、2つの異なるコーナーを取るチップバリエーション(OCV)(I、E高速および低速パス遅延)の問題であるなぜ我々はそれを削除する必要がありますか?彼らは事前にコンバージェンスPlsのCLR私の疑問のおかげで何を意味しています
 
解決、それでCRPRに関する文書の多くがあるはずです。短いために、あなたはOCVとPTを実行するときには、クロック·パスを取得するためのクロックパスをlanunchingための低速コーナーを使用してセットアップタイミングを分析するような最悪のシナリオ、および高速のコーナーを作成します。問題は、これらのクロック·パスは、クロック·ツリーの上流に共通のパスに共有されており、OCVは、共通のパス上にそれらのクロックバッファのために異なる遅延を適用します。現実には、単一のインスタンスが低速と高速コーナーの特性とCRPR力の両方の打ち上げの両方に共通するこれらの細胞と同じ遅延を使用するようにクロックパスをキャプチャを持っていることはできません。
 
こんにちは、私はその古いものを知っている..しかし、単に他の誰かがCRPについて探している場合については、以下のブログをcehckしてくださいされています。 [URL = http://vlsi-expert.blogspot.com/2011/02/clock-reconvergence-pessimism-crp-basic.html] VLSIの概念:クロック再コンバージェンス悲観(CRP)は、基本的な[/URL]
 
CPPrに(一般的なパスの悲観論の除去)としてCRPR同じですか?
 

Welcome to EDABoard.com

Sponsor

Back
Top