S
STOIKOV
Guest
イビス入力モデルをロードし
、 ドライバーとしてのイビス出力モデルとして動作するようになっている。したがって、トポロジ"イビス入力モデル"を出力モデルイビスを容易に構¥築することができます。
しかし、私はその入力と出力からバッファをシミュレートし
、 次の疑問を持っているよ。私は"に示すため
、 出力モデルを励起することはできませんが、トポロジの最後のノードの信号を取得しないように
、 出力の"入力への入力は、"接続"出力している。て接続する場合は
、 このような
、 または
、 各モデルが正しいことをワンダー私は
、 出力の"入力では
、 入力の"出力""対話することなく意味independient信号を制御できるようにしている。あなたの助けを認めなさい。
V1のCLK GNDのパルス0 2.5 1n 500p 500p 4.5n 10Nを$ Ckを100Mを
B_buff_input VDD GNDのCLK CLK_out_of_in $入力バッファ
=ファイル'cyclone2.ibs'モデル= '2 c_lvds25_rin'
代表¥値=代表¥値
=入力バッファ
B_buff_output VDD GNDにCLK_out CLK_out_of_in $出力バッファ
* =ファイル'cyclone2.ibs'モデル= '2 c_lvds25_co'
* 代表¥値=代表¥値
* バッファ=出力
、 ドライバーとしてのイビス出力モデルとして動作するようになっている。したがって、トポロジ"イビス入力モデル"を出力モデルイビスを容易に構¥築することができます。
しかし、私はその入力と出力からバッファをシミュレートし
、 次の疑問を持っているよ。私は"に示すため
、 出力モデルを励起することはできませんが、トポロジの最後のノードの信号を取得しないように
、 出力の"入力への入力は、"接続"出力している。て接続する場合は
、 このような
、 または
、 各モデルが正しいことをワンダー私は
、 出力の"入力では
、 入力の"出力""対話することなく意味independient信号を制御できるようにしている。あなたの助けを認めなさい。
V1のCLK GNDのパルス0 2.5 1n 500p 500p 4.5n 10Nを$ Ckを100Mを
B_buff_input VDD GNDのCLK CLK_out_of_in $入力バッファ
=ファイル'cyclone2.ibs'モデル= '2 c_lvds25_rin'
代表¥値=代表¥値
=入力バッファ
B_buff_output VDD GNDにCLK_out CLK_out_of_in $出力バッファ
* =ファイル'cyclone2.ibs'モデル= '2 c_lvds25_co'
* 代表¥値=代表¥値
* バッファ=出力