のSFDR周波数となるサンプリング悪化で高い

K

kickbeer

Guest
私は、ADCをシミュレートする8ビットの折り畳みと補間いるだけで25MHzのが見つかりましたからそのレートをSFDRは、そのサンプリング60dBのです。とき私は30dBのADCの低下に増加私のSFDRを〜40MHzのサンプリングレート。このかが主な要因は、誰でもが考えですか?先進のおかげで

 
私は内部の時間とセトリング想像それに関連する
パイプラインは(?)の段階、有限時間のLSBサブを取得する
期間短縮のエラーに対して。

決定しました場合は、ロールアップのSFDR要素の
エラーが利得、ノイズ対オフセット対(駆動劣化が
または任意の)?

私は)午前1000:1(SFDRをやや驚いて60dBの
うちのマシンの8ビット(256:1)。それに疑っている
私辛うじて集録教育を目。おそらく、この最初の結果
40MHzですロール非現実的な善とリアリズムの困難で上
シミュレーションを行った。

 
dick_freebirdは書き込み:あなたが決定しましたがSFDRはプログラムのロールアップの要素

オフセット誤差対利得対劣化(ノイズを推進して

または任意の)?
 
私はメリットを意味ことの合算ですSFDRはその
周波数体現両方のDC性(INL、DNLは、など)
(依存帯域幅、セトリング時間)効果。このように
それはですが、おそらく良い迅速な比較メトリック
ではない啓発必ずしも支配
効果。分解することにより(とresimulatingまたは
別の側面がありますあなたが選んだオフ個別)
はっきりもっと劣化をどのような駆動します。

 

Welcome to EDABoard.com

Sponsor

Back
Top