の5つのシリアルトランジスタを行うかの関数として行動する?

G

Guest

Guest
注:(1)シリアルトランジスタと同じ長さ。
(2)自分たちのゲートは互いに接続されています。
(3)の最後のNMOSトランジスタのドレインゲートに接続されて

ありがとう。サミュエル。

 
私はそれをcuurentミラーの一部だと思います

 
シリーズのトランジスタのいくつかの事件の関連付け時の大きなミラー要因とカレントミラーの設計マッチングが向上します。

例えば
、 あなたが
、 現在の9時間は
、 入力の1つ作成する必要があります想像する。の場合は
、 ゲート3 MOを並列に接続されたゲートに接続されて説明し、3 MOを接続します。その場合には
、 理想的なミラーリングの要因は9を参照することができます。

ケーキの上のchrerryとして、あなたには
、 ミラーの両方の要素の面積は、次に一致する最適化と同じ効果的な表¥面にして取得します。

 
それは
、 単純なダイオードです。おそらく
、 全体的なトランジスタの長さを大きくするためにコンゴ民主共和国です。私は一時間に問題があったにも短いものに分割し
、 直列に接続さahd。興味深いのは
、 それnoit、実際には設計ルール違反していたため
、 トランジスタのシミュレーションモデルは非常に長いいちばんわかりとは、それを分割するために実装するようなルールmodeldではなかった、それだけを与えている。

 
おかげで、eda4you

私は
、 その答えは[OK]を感じています。

 

Welcome to EDABoard.com

Sponsor

Back
Top