なぜFDG901Dた(p MOSFETドライバ)FDN360P MOSFETを駆動することはできません

E

EDA_hg81

Guest
私はFDN360Pを駆動するためのFDG901Dを(ロジック入力は3.3V CMOSです)を制御するSparan 3を使用してみてください。なぜそれがうまくいきませんでした?何それはこの考えられる理由ですか?感謝
 
あなたの回路図を示し、信号が機能していないかを記述することができますか?
 
全体的なアイデアは、シーケンス電源オンとオフ電力を実現するためのものです。別のパワーチップを有効にするためFDN360Pのソースからドレインへの12V DCを転送するFDN360Pのドレインとソースを接続することにより、スイッチとしてFDN360Pを使用しています。私はボタンを押すと、FPGAはFDG901D FDG901Dのロジック·ピンに(3.3V LVTTL)高く設定しようとしているFDN360Pのゲートを制御することにより、FDN360Pをオンにしようとしている。私は12 VにFDG901DのVDDに接続されており、スルーピンをフロート状態にして保持している。システム全体の電源が入っているときに問題がある、FDN360pのドレインは、私がボタンを押す前であっても、すでに12Vです。考えられる理由は何ですか?よろしくお願いします。以下は、回路図のURLです: http://images.elektroda.net/70_1183047159.jpg
 
あなたはそれがあると言うようにMOSFETが 'on'である場合、デバイスのゲートはそれをオンにするのに十分な電圧が存在しています。あなたは、これらは、あなたがそれを構成しているように、ドライバの出力と互換性があるかどうかを確認するために使用しているMOSFETの特性上のターンを見てきました。あなたはそれがフロートさせる代わりにドライバーのdv / dtを制御する必要があります。 E
 
私はアナログなものに本当に新しいです。私は唯一のゲートしきい値電圧をチェックしました。あなたは、私がチェックするべきか他の電気的特性を知らせますか?ありがとうございます。
 
こんにちは、FDG901Dため最大供給電圧は10Vです。回路図では12Vを使用しています。おそらくこれは、図面内の間違いですか、チップが出回ってしまっている。あなたは通常のトランジスタと一部の抵抗を使用していない理由をいくつか理由があるのですか?それはスペースの問題だ場合はPDTC115ETような抵抗装備トランジスタを見ているかもしれません。あなたが他のタイプを使用する場合も、FETに、気をつけて。最近のいくつかのFairch。 FETのはmaxを持っています。 7VのGS電圧。この電圧を超えるとあなたのFETをdistroyすることができます。よろしく
 
発明者(y)が示唆したように、12V電源は10Vの絶対最大定格を超え、VDDによってFDG901Dが破損している可能性があります。データシートの1ページ目を参照してください。チップを仮定すると、出力が無負荷を持っていないとき、および "オフ"トランジスタは少量の漏れがあるので、多分あなたは、単に出力で12Vを測定して、生き残った。そのようなドレインから地面に1Kオームの抵抗などの負荷を接続してみてください。それでも解決しない場合は、FPGAの信号がオンになり、オフ時には、その後、トランジスタのゲートで何の電圧を測定するのですか?
 
あなたが正しいかもしれません。私は、電源アダプタなので、私は私だけに12 Vを与えることができます使用していると私はチャンスを取りたい、このことに気づいた。あなたのすべての提案に感謝します。私はもう一度試して10 Vにそれを変更する必要があります。良い週末をお過ごしください。 [サイズ= 2] [色=#999999] 1時間7分後に追加されました:[/色] [/サイズ]私は10Vの入力を使用して、この回路をテストしている。私もFDG901Dの最小Hレベル入力電圧がVDDの75%であることが判明しました、これはロジック入力は少なくとも7.5Vであることを意味します。私は2つの必要な電圧を設定するために2つの電源装置を使用している。以下が結果です。 のロジック入力電源がオフであるとき:FDN360Pのドレイン出力10Vのゲート電圧が10Vであるは、ロジック入力電力は(安定していることが8ミリ秒を必要とする)上にある場合:FDN360Pのドレイン出力です0Vのゲート電圧が0Vであるは私が時間を増やすロジック入力のためのどんな要件が見つかりませんでした。 FDN360Pが正しく動作していませんが、見えます。しかし、7.5 Vの入力ロジックはFPGAには適していませんどのような方法は、あなたは、3.3Vのロジックを受け入れることができると12Vの入力電力を許容できるのPチャネルMOSFETドライバを見つけるために私を助けることができる?ありがとうございます。
 
こんにちは、私は前に投稿したい。抵抗内​​蔵トランジスタを見てみましょう。あなたの回路では、PDTC115ETは罰金になります。下記の概略図である。 R23は220Kです。この回路では、RET(PDTC114ET)内部抵抗がPDTC115ETような100K + 100Kではないことに注意してください。そして実際に最大FDG901の装置の定格は10Vです。しかし10Vでは3.3V駆動で高いロジックに到達することはありません。それは、2.7〜6Vの動作する​​ようになっている。
 
そんなにあなたが助けていただきありがとうございます。私は来週しようとするつもりです。良い週末を持っている。
 
現在の発明(y)は、回路が動作しているねえ。どうもありがとうございました。
 

Welcome to EDABoard.com

Sponsor

Back
Top