なぜ多くのクロックスキューがない場合DCMのではなく、使用するDCMは?

G

Guest

Guest
こんにちは、すべての
そこここに私の時計はいくつかのデザイン、比較、2つの場合:
1、入力のみ1クロック、'clk_in'は、all他のクロックは、DCMのでクロックからこの入力派生して、期間を指定するだけで入力clock、designのreportは、violationをホールドtime。
2、外部クロックからのすべての入力、およびないDCMが結果はクロックを指定すべての入力に使用期間をそれぞれ、報告がないタイミング違反を。
後は、例2つのレポートを比較タイミング、私の場合の最初のスキューを発見した時計ケースがずっと大きく、2番目、何が問題か?場合、最初の方法の制約をでてください私は設定できますか。

感謝

 
私はそれぞれに割り当てましたとsuggest探しているリソ¥ースを参照し、2つのデザインの時計のようなもの。これは、バッファを#ている可能¥性このような場合は、ケースと#2でGlobalクロックバッファクロックローカル1を使用。

バッファまでのクロックを使用グローバルラインを取得DCMの出力をクロックの低スキューは、スキュー、クロックが表¥示されます。時DCMを使用して、私はバッファをクロックグローバルてもらったに明示的にインスタンス化します。あなたはプリミティブをザイリンクス行うことができますから呼び出すことによって、これをのHDL。

----スティーブ

デザインをFPGA EditorをのPSを開くとルーティング強調クロック。低スキューの行はグローバルクロックチップの中心部を介してルーティングされます。

 
あなたのおかげで答えです。
私は、クロックバッファDCMの出力しない'原始BUFG'。明日はエディタのFPGAでは、かかるを見てよ。

 

Welcome to EDABoard.com

Sponsor

Back
Top