T
tommydidi
Guest
こんにちは、
私はそれを補う午前設計2段オペアンプ(ドライブの容量性負荷への道)との見通しを。第1段階は2番目の典型的なのPMOS入力)はカス1秒、ご参照してください画像の下に(のみ表¥示されますステージ。"vb1、VB2によってとvb3は、"電圧ですが、バイアス生成どこか他の回路です。私は、NMOS下部ヘッドのデザインを低です使用します。私はオペアンプを知っているカス補償される一般的自己。シム後、私は実行すると、私は発見時はケースの周り一部の人にとっては20度。私は移動ポールをしてプレイしてカスのPMOSの支配的なNMOSのサイズを取得、それはしかしあまりにもしなかったに役立ちます。
私はも推測出力フィードバックによる補償の方法を私は聞いたキャップそれを行うには、どのように知らない。なんとかですが?他の考えですか?<img src=¥"http://images.elektroda.net/77_1274501727.jpg¥" border=¥"0¥" alt=¥"how to compensate the opamp w/ a cascode output stage¥" title=¥"オペアンプのwを補償する方法/カスコード出力段¥"/>
私はそれを補う午前設計2段オペアンプ(ドライブの容量性負荷への道)との見通しを。第1段階は2番目の典型的なのPMOS入力)はカス1秒、ご参照してください画像の下に(のみ表¥示されますステージ。"vb1、VB2によってとvb3は、"電圧ですが、バイアス生成どこか他の回路です。私は、NMOS下部ヘッドのデザインを低です使用します。私はオペアンプを知っているカス補償される一般的自己。シム後、私は実行すると、私は発見時はケースの周り一部の人にとっては20度。私は移動ポールをしてプレイしてカスのPMOSの支配的なNMOSのサイズを取得、それはしかしあまりにもしなかったに役立ちます。
私はも推測出力フィードバックによる補償の方法を私は聞いたキャップそれを行うには、どのように知らない。なんとかですが?他の考えですか?<img src=¥"http://images.elektroda.net/77_1274501727.jpg¥" border=¥"0¥" alt=¥"how to compensate the opamp w/ a cascode output stage¥" title=¥"オペアンプのwを補償する方法/カスコード出力段¥"/>