どのようにwをオペアンプのに補償/カスコード出力段

T

tommydidi

Guest
こんにちは、

私はそれを補う午前設計2段オペアンプ(ドライブの容量性負荷への道)との見通しを。第1段階は2番目の典型的なのPMOS入力)はカス1秒、ご参照してください画像の下に(のみ表¥示されますステージ。"vb1、VB2によってとvb3は、"電圧ですが、バイアス生成どこか他の回路です。私は、NMOS下部ヘッドのデザインを低です使用します。私はオペアンプを知っているカス補償される一般的自己。シム後、私は実行すると、私は発見時はケースの周り一部の人にとっては20度。私は移動ポールをしてプレイしてカスのPMOSの支配的なNMOSのサイズを取得、それはしかしあまりにもしなかったに役立ちます。

私はも推測出力フィードバックによる補償の方法を私は聞いたキャップそれを行うには、どのように知らない。なんとかですが?他の考えですか?<img src=¥"http://images.elektroda.net/77_1274501727.jpg¥" border=¥"0¥" alt=¥"how to compensate the opamp w/ a cascode output stage¥" title=¥"オペアンプのwを補償する方法/カスコード出力段¥"/>
 
こんにちは。

ペアの差動の入力トランジスタ排水はのPMOSのノード間接続している排水溝cascodes上のソ¥ース、右の午前私は?しかし、yesの場合、オペアンプこれはされていない2段1段のオペアンプ。容量では、このケースの負荷補償を行います。PMをする場合、負荷、希望提供していない容量が、あなたは地面と出力することができます増やす負荷(間にコンデンサを追加することによっておよびPM)。

 
こんにちはディーダラス、

ポストお寄せいただきありがとうございますを。PMOSの入力段実際にドレインのカスされていない(されるノードに接続する)間の溝のNMOS底とソ¥ースの。最初の段階は、負荷を持って、独自の電流ミラー。確かにステージの2つのです。

 

Welcome to EDABoard.com

Sponsor

Back
Top