どのような仕様のこれらの意味ですか?

G

Guest

Guest
CPLDの私のデータシートでは、この意見:

典型的なゲート(ロジックとRAM)= 10,000
最大システムゲート= 31,000

どのような意味これらの仕様は?
私はゲートを意味ゲート数は、どのような典型的な、とsysemの最大数何ですか??何が違うの??

 
抜粋は、110からA1teraの":門"デバイスのAPEXカウント方法のために20Kの:

典型的なゲート数は、デバイスが20Kのアペックスが実装の容量できるサイズ配列のメトリックを示すゲート。典型的なゲート数は、配列を前提と組込み設計で使用するロジックアレイと。また、関数を前提と埋め込まれたことの部分がのロジックとメモリアレイている使用の両方。

最大システムゲート数、メモリ数はゲートの%が100として使用されるESBが。この測定は、配列近似ゲートゲートプログラマブルカウントメソ¥ッドを使用して、フィールド(FPGA)によるベンダのゲートを決定するシステム。

 
親愛なる友人、
システムゲートデバイスを使用して、このエミュレートすることができますゲートの2つの入力NANDされる番号を表¥すための標準。それらを思い出しそのNAND型のゲートは"普遍的"ゲートと、任意の十¥分に構¥築される論理可能¥なデバイスが。たとえば、ゲート場合は、システムの1,500あなたがいるのCPLDは、このゲート1,500 NAND型で作られて別の方法ことができますプロジェクトのすべてのことができるデバイスが言って、この。

については、詳細表¥示:
http://www.ece.unm.edu/vhdl/old_labs/ISE_4_2i_Labs/ISE_LAB_4/ISE_LAB_4_Lecture/ise_lab_4_lecture.html
これ以上お手伝いは含まれているノートを講義良いラボ!

 

Welcome to EDABoard.com

Sponsor

Back
Top