U
uglyduck
Guest
みなさんこんにちは、私はザイリンクスCoolRunnerシリーズCPLDに基づく単純なファジーコントローラを構築しようとしている。ファジーは何とかOKですが、私はCPLD設計の分野で初心者だので、私はより多くの経験豊富な誰かを賜りますようお願い申し上げます:私は(このCPLDで小さな(1-2-3 K最大)のルックアップテーブルを使用する必要がありますCoolRunner IIまたはXPLA3 - 重要ではない)。誰もがCPLDは、それ自体の内部には、ユーザカスタマイズ可能なROMがないので、使用するどのようなメモリチップをお勧めできます。と、このメモリを接続する方法? / CPLDではなくFPGAを使用する理由は、パッケージ、価格および消費電力です。プラス私は、プログラマブルロジックと外部メモリの使用方法を知ることを望む/私は任意の助けに感謝する - 。さえリンクや簡単な例または開始する方法についてアイデアを。どうもありがとうございました。