どのようなメモリは、CPLDとどのように実装するために使用すべきですか?

U

uglyduck

Guest
みなさんこんにちは、私はザイリンクスCoolRunnerシリーズCPLDに基づく単純なファジーコントローラを構築しようとしている。ファジーは何とかOKですが、私はCPLD設計の分野で初心者だので、私はより多くの経験豊富な誰かを賜りますようお願い申し上げます:私は(このCPLDで小さな(1-2-3 K最大)のルックアップテーブルを使用する必要がありますCoolRunner IIまたはXPLA3 - 重要ではない)。誰もがCPLDは、それ自体の内部には、ユーザカスタマイズ可能なROMがないので、使用するどのようなメモリチップをお勧めできます。と、このメモリを接続する方法? / CPLDではなくFPGAを使用する理由は、パッケージ、価格および消費電力です。プラス私は、プログラマブルロジックと外部メモリの使用方法を知ることを望む/私は任意の助けに感謝する - 。さえリンクや簡単な例または開始する方法についてアイデアを。どうもありがとうございました。
 
一般的に、私はフラッシュEEPROMのアドレス指定された標準的なパラレルをお勧めします。理由は、データを抽出するためのシンプルなインターフェイスです。確かに、これらは、CPLDのピンの数が多いが、それをインターフェイスする必要がありますが、必要なロジックはシリアル対処デバイスよりもはるかに小さくなります。を見てください: http://www.abdolian.com/gameboy/ ここで彼はフラッシュEEPROMとインターフェースザイリンクスのCPLDを持っています。私はこのプロジェクトが使用できなくなっていると思うが、それはあなたのフラッシュEEPROMのベンダにそれとリンクを行う方法についていくつかのアイデアを与える。あなたがヤフーに周りを掘るなら、私はいくつかのサンプルファイルを持つユーザーのグループもあったと思う。 ---スティーブ[サイズ= 2] [色=#999999]は38秒後に追加:[/色] [/サイズ]一般的に、私は標準的なパラレルを推薦するフラッシュEEPROMを取り上げた。理由は、データを抽出するためのシンプルなインターフェイスです。確かに、これらは、CPLDのピンの数が多いが、それをインターフェイスする必要がありますが、必要なロジックはシリアル対処デバイスよりもはるかに小さくなります。を見てください: http://www.abdolian.com/gameboy/ ここで彼はフラッシュEEPROMとインターフェースザイリンクスのCPLDを持っています。私はこのプロジェクトが使用できなくなっていると思うが、それはあなたのフラッシュEEPROMのベンダにそれとリンクを行う方法についていくつかのアイデアを与える。あなたがヤフーに周りを掘るなら、私はいくつかのサンプルファイルを持つユーザーのグループもあったと思う。 ---スティーブ
 
なぜRAMおよびROMを含むFPGAを使用するために試してみませんか?
 
[引用=サメ] RAMおよびROMを含むFPGAを使用しようとしない理由は?[/引用] FPGAは、低価格ではないと自己設定のためのフラッシュPROMを使用する必要があります。
 

Welcome to EDABoard.com

Sponsor

Back
Top