どうしたら

Y

yinliang2003

Guest
どうしたら
、 高電圧のレイアウト
( 18v 、 0.5umのCMOS )のデザインに注意を払う必要があります
か ?
ありがとう! !

 
あなたが標準的な技術や特殊な高電圧技術(厚いゲート酸化物
) を使用しています
か ?

 
だって、ゲート酸化膜厚

特殊な高電圧のトランジスタ
は 、プロセスデザインキットを使用して提供する必要があります。DMOS構¥造のようになります

トランジスタ間の絶縁にもっと注意を払う

あなたの高電圧のESD細胞
の世話をする
 
そこに
は 、高電圧カスコード構¥造を...破壊することができますいくつかの構¥造よりも高い電圧を使用しています追加1 分後に:ので
、 特別な技術なしに高い電圧を作ることができます

のESDセルですが面白いことに、ほとんどのプロセスは
、 高電圧
のESD 細胞を持っていない: -
s を

 
5v/18vの
CMOS レイアウト、簡単
18v のラッチアップすることです
か ?
drabos :私は
、 デジタルとアナログ混在回路の設計に
は 、 5Vのでは
、 私のデザインのデジタル部品と
18v でアナログ部品、
私 はその場所に注意を払う必要があります18vを5Vに、どうやって?
strennor :ラッチアップのためのトランジスタ間の絶縁はあります
か ?ガードリングを使用してよろしいです
か ?
私は
、 初心者、
ありがとう ! ! !

 

Welcome to EDABoard.com

Sponsor

Back
Top